Microeletrônica. Aula 8. Prof. Fernando Massa Fernandes. Sala 5017 E.

Documentos relacionados
Microeletrônica. Aula - 8. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 9. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula 7. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula - 7. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula - 5. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula - 6. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 6. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 10. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 18. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula - 9. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula 4. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula 18. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula - 4. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula 14. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 18. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula 17. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula 15. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica Germano Maioli Penello

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula 11. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 17. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 22 - Revisão. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula 12. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Germano Maioli Penello.

Eletrônica II. Germano Maioli Penello. II _ html.

Microeletrônica. Aula 19. Prof. Fernando Massa Fernandes. Sala 5017 E.

Eletrônica II. Germano Maioli Penello. II _ html.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula 16. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 16. Sala 5017 E.

Microeletrônica. Aula 19. Prof. Fernando Massa Fernandes. Sala 5017 E.

Aula 17 As Capacitâncias de Difusão e de Depleção na junção pn. Prof. Seabra PSI/EPUSP 415

Teoria dos dispositivos Semicondutores

Microeletrônica. Aula 13. Prof. Fernando Massa Fernandes. Sala 5017 E.

Dispositivos Semicondutores. Diodos junções p-n Transistores: p-n-p ou n-p-n

Microeletrônica. Prof. Fernando Massa Fernandes. Aula - 4. Sala 5017 E.

Dispositivos Semicondutores. Diodos junções p-n Transistores: p-n-p ou n-p-n

Eletrônica II. Germano Maioli Penello. II _ html.

Microeletrônica. Aula 21. Prof. Fernando Massa Fernandes. Sala 5017 E.

Eletrônica I PSI3321. Modelos de cargas, junção pn na condição de circuito aberto, potencial interno da junção, junção pn polarizada, exercícios.

Experiência 07 Diodos de Junção PN e Fotodiodos

Eletrônica II. Germano Maioli Penello. II _ html.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E.

Física Básica do Dispositivo MOS. Aula 4 Prof. Nobuo Oki

Circuitos Ativos em Micro-Ondas

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula 22. Prof. Fernando Massa Fernandes. Sala 5017 E.

MII 2.1 MANUTENÇÃO DE CIRCUITOS ELETRÔNICOS ANALÓGICOS DIODOS

1. TRANSISTOR DE JUNÇÃO BIPOLAR

Eletrônica II. Germano Maioli Penello. II _ html.

Introdução Diodo dispositivo semicondutor de dois terminais com resposta V-I (tensão/corrente) não linear (dependente da polaridade!

EN Dispositivos Eletrônicos

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 21. Sala 5017 E.

Lab2. Germano Maioli Penello IF-UFRJ aula 5.

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 23. Sala 5017 E.

Eletrônica II. Germano Maioli Penello. II _ html.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Lista VIII de Eletrônica Analógica I Revisão Geral

Caracterização Elétrica - Parte 1 Capacitor MOS João Antonio Martino

ENERGIA SOLAR: CONCEITOS BASICOS

Concentração de portadores de carga: Condução elétrica em semicondutores: RESUMO: α = coeficiente de temperatura da resistividade é NEGATIVO!

Eletrônica II. Germano Maioli Penello. II _ html.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 22. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Aula Sala 5017 E.

Lista VIII de Eletrônica Analógica I Revisão Geral

Junção p-n Diodo retificador Diodo Emissor de Luz (LED s e OLED s) Transistor. Revisão: Semicondutores dopados

Aula 23. Transistor de Junção Bipolar I

FACULDADE DE TECNOLOGIA DE SÃO PAULO. TÉCNICAS DE EXTRAÇÃO DE PARÂMETROS DE PROCESSO (TEPP) Prof. Victor Sonnenberg

Centro Federal de Educação Tecnológica de Pelotas CEFET-RS. Aula 03. Modelos de Transistores MOS. Prof. Sandro Vilela da Silva.

Lab2. Germano Maioli Penello IF-UFRJ aula 5.

Transcrição:

Microeletrônica Aula 8 Prof. Fernando Massa Fernandes Sala 5017 E fermassa@lee.uerj.br https://www.fermassa.com/microeletronica.php http://www.lee.eng.uerj.br/~germano/microeletronica_2016-2.html (Prof. Germano Maioli Penello)

Resistor (poço-n) Além de ser usado como o corpo do PMOS, o poço pode ser usado como um resistor. Se as tensões nos terminais do resistor forem maiores que a tensão do substrato, podemos evitar que o diodo parasítico seja polarizado diretamente.

Regras de design (poço-n) A medida que o leiaute fica mais e mais complicado, programas computacionas que verificam se as regras de design não são violadas são fundamentais. O tamanho mínimo pode ser devido à qualidade de criar padrões no fotorreste enquanto que o espaçamento mínimo pode ser devido ao transistor npn parasítico. Veremos as regras de design mais adiante no curso!

Resistência Além de servir como base para o transistor PMOS, o poço-n também é utilizado para criar resistores. Lembrando: A resistência de um material depende de propriedades intrínsecas do material e da sua geometria. Propriedade do mateiral: Resistividade Geometria: Comprimento e área de seção reta

Resistência Além de servir como base para o transistor PMOS, o poço-n também é utilizado para criar resistores. Lembrando: ** Lei da ação das massas No poço dopado (ND >> ni)

Resistência Além de servir como base para o transistor PMOS, o poço-n também é utilizado para criar resistores. A espessura t de um processo CMOS é normalmente fixa, mas o comprimento L e a largura W são determinados pela máscara do leiaute. Podemos controlar L e W, e com isso fabricar um resistor com o valor desejado. * Resistência de folha E o fator de escala? O valor projetado não é alterado pelo fator de escala!

Resistência de folha Processo de fabricação CMOS da empresa ON Semiconductors, com tecnologia C5 (de 0,3 microns).

Leiaute de quinas Vimos como fazer resistores com o poço-n, mas e se quisermos poupar espaço e fazer algo diferente de um retângulo? Qual a resistência desta configuração se Rs = 100 /sq? A resistência da quina é aproximadamente 0.6 Rs A resistência total entre os pontos A e B é de 260 /sq Mas o valor de resistência de folha não é tão preciso! Dependendo do processo, a resistência pode variar significativamente!

Resistor de poço-n Detalhe do Layout Esta é a seção reta de um resistor de poço-n após as divesas etapas de processamento. http://www.prenhall.com/howe3/microelectronics/pdf_folder/lectures/tth/lecture4.fm5.pdf

Diodo parasítico Um poço-n num substrato tipo-p forma um diodo Para evitar que este diodo seja polarizado diretamente (conduza corrente), o substrato é normalmente o ponto de menor tensão do circuito (aterrado). Idealmente, não existe corrente fluindo no substrato. As características DC de um diodo são dadas pela equação de Shockley do diodo

Energia de Fermi (Junção pn) Ao criar uma junção pn, como fica a estrutura de banda da junção? Junção pn A dopagem controla o numero de portadores e modifica o nível de Fermi!

Diodo Ao construir um poço-n, criamos uma junção pn (um diodo) entre o poço-n e o substrato. As junções pn têm uma capacitância parasítica de depleção. Uma região de cargas fixas positivas e cargas fixas negativas pode ser analisada como placas de um capacitor! Essa capacitância parasítica é chamada de capacitância de depleção ou de junção.

Capacitância parasítica A capacitância de depleção pode ser modelado pela equação Cj0 capacitância sem tensão aplicada na junção VD tensão aplicada no diodo m coeficiende de gradação (grading coefficient) Vbi potencial intrínseco Essa capacitância de depleção é importante apenas quando a junção está polarizada reversamente. Quando polarizada diretamente, uma outra capacitância parasítica prevalece (capacitância de difusão).

Capacitância parasítica A capacitância de depleção pode ser modelado pela equação

Exemplo de parâmetros de capacitância: Processo com tecnologia TSMC SCN025

Exemplo

Exemplo

Exemplo Calcular o potencial intrínseco Vbi Calcular a capacitância do fundo (como?) Calcular a capacitância da lateral Calcular a capacitância total

Exemplo Calcular o potencial intrínseco Vbi Calcular a capacitância do fundo Calcular a capacitância da lateral (como?) Calcular a capacitância total

Exemplo Profundidade Perímetro lateral

Exemplo

Exemplo

Exemplo Aqui apresentamos o resultado da capacitância apenas na polarização reversa (VD negativo). Quando o diodo é polarizado diretamente, os portadores minoritários formam uma capacitância de difusão muito maior que a de depleção!

Capacitância parasítica Capacitância de difusão Na polarização direta, elétrons do lado n são atraídos para o lado p (buracos do lado p são atraídos para o lado n) Após passarem a junção, os portadores difundem em direção aos contatos metálicos. Se o portador recombina antes de chegar no contato, este diodo é chamado de diodo de base longa. Se ele chega ao contato, esse diodo é chamado de base curta.

Capacitância parasítica Capacitância de difusão O tempo de vida do elétron ( T) é o tempo que leva para o elétron difundir da junção até ele se recombinar. Este tempo é da ordem de 10 s no silício. A capacitância de difusão é formada pelos portadores minoritários que difundem nos lados da junção. Como discutido, ela claramente depende do tempo de vida dos portadores.

Capacitância parasítica Capacitância de difusão A capacitância de difusão pode ser caracterizada como: Modelo útil para análise de sinais pequenos AC. Em aplicações digitais estamos mais interessados em chaveamento de sinais altos. Em geral, em processos CMOS não desejamos ter diodos polarizados diretamente. Diodos polarizados diretamente são considerados problemas!

Atraso RC por um poço-n Vimos até agora que o poço-n pode ser usado como um diodo em conjunto com o substrato e como um resistor. Como toda junção pn tem uma capacitância parasítica, ao analisar o resistor, temos que incluir essa capacitância nos cálculos.

Atraso RC por um poço-n Este é a forma básica de uma linha de transmissão RC! Ao aplicar um pulso de tensão na entrada, após um determinado tempo (tempo de atraso) o pulso aparecerá na saída.

Atraso RC por um poço-n Como se chega nesta equação? Linha de transmissão = Sequência de elementos RC IMPORTANTE EM CIRCUITOS DIGITAIS

Atraso RC por um poço-n IMPORTANTE EM CIRCUITOS DIGITAIS

Atraso RC por um poço-n Tempo de atraso do circuito Tempo de subida IMPORTANTE EM CIRCUITOS DIGITAIS

Atraso RC por um poço-n Analisamos um simples circuito RC. O modelo de resistência inclui diversos circuitos RC acoplados. Como analisar? Atraso até o ponto C (tempo de carga do capacitor até o ponto A + até o ponto B + até o ponto C)

Atraso RC por um poço-n Analisamos um simples circuito RC. O modelo de resistência inclui diversos circuitos RC acoplados. Como analisar? Para um número l de segmentos:

Atraso RC por um poço-n Analisamos um simples circuito RC. O modelo de resistência inclui diversos circuitos RC acoplados. Como analisar? Para um número l de segmentos: Soma de l termos com incremento 1 (Gauss fez isso quando era criança! ) Se l >> 1

Exemplo Simulado no spice

Tempo de subida Uma análise similar pode ser feita para determinar o tempo de subida em uma linha de transmissão RC 69 ns Com os dados do exemplo anterior, obtemos 69 ns para o tempo de subida

Processos de poços gêmeos (Twin well) No processo de poços gêmeos da figura, o poço p está conectado eletricamente no substrato. Caso seja necessário ter o substrato e o poço p em potenciais diferentes, usa-se o processo de poços-triplos.

Regras de design - história MOSIS empresa que recebe os designs de diversos grupos e forma as máscaras de processamento. Os fabricantes de CI são contratados pela MOSIS e mudaram ao longo do tempo. Para transferir os leiautes e torná-los escalonáveis, criou as regras SCMOS (scalable CMOS) quando o tamanho mínimo dos fabricantes era ~1 m. Com isto, o mesmo leiaute pode ser escalonado para ser usado em diferentes tecnologias usando o parâmetro. Um grande benefício da tecnologia CMOS! As regras de design dos fabricantes normalmente sao mais rígida que a SCMOS. A regra SCMOS era flexível a ponto de atender todas as regras de uma vez. Com o passar do tempo, as regras SCMOS já não eram flexíveis o suficiente. As modificações nas regras foram necessárias para atender as novas tecnologias. Novas regras surgiram, submicron e deep-submicron (SUBM e DEEP, respectivamente). Processos antigos ainda usam a regra SCMOS. Novas tecnologias usam as regras novas. Se um leiaute passa na regra DEEP, ele também passa nas outras!

Regras de design para os poços O livro texto usa uma regra de design (CMOSedu) que é a metade da DEEP. Se o MOSIS usa um fator de escala de 90 nm na regra DEEP, o livro usa um fator de escala 180 nm na regra CMOSedu No SPICE, usar.options scale=90nm para regra DEEP e.options scale=180nm na regra CMOSedu

SEM microscopia por varredura de elétron Detalhe do olho de uma abelha http://virtual.itg.uiuc.edu/training/em_tutorial/ http://education.denniskunkel.com/java-sem-begin.php

SEM microscopia por varredura de elétron * Giroscópio do iphone 4 https://science.howstuffworks.com/scanning-electron-microscope2.htm http://www.memsjournal.com/2011/01/motion-sensing-in-the-iphone-4-mems-gyroscope.html

SEM microscopia de varredura de elétron Chip de memória CMOS

SEM microscopia de varredura de elétron Detalhes do chip de 2015

Revisão Processo CMOS O circuito integrado é composto por varias camadas que são formadas em etapas. Até o momento discutimos detalhes da fabricação da camada de poço-n,como exemplo de etapa do processo CMOS.

Revisão Processo CMOS O circuito integrado é composto por varias camadas que são formadas em etapas. Até o momento discutimos detalhes da fabricação da camada de poço-n,como exemplo de etapa do processo CMOS.