Plano de Ensino. Leandro Schwarz Endereço eletrônico:

Documentos relacionados
Plano de Ensino. Leandro Schwarz Endereço eletrônico:

Plano de Ensino. Leandro Schwarz Endereço eletrônico:

Faculdades Integradas de Caratinga PROGRAMA DE DISCIPLINA ANO: 2012 SEMESTRE: 1º

Plano de Trabalho Docente Ensino Técnico

Ensino Técnico Integrado ao Médio FORMAÇÃO GERAL. Plano de Trabalho Docente

Laboratório de Circuitos Digitais 1

Sistemas Digitais Apresentação

Disciplina de Laboratório de Elementos de Lógica Digital I SSC-0111

ÁLGEBRA BOOLEANA- LÓGICA DIGITAL

UFMT. Ministério da Educação UNIVERSIDADE FEDERAL DE MATO GROSSO PRÓ-REITORIA DE ENSINO DE GRADUAÇÃO PLANO DE ENSINO

ELETRÔNICA DIGITAL. Parte 6 Display, Decodificadores e Codificadores. Prof.: Michael. 1 Prof. Michael

Plano de Ensino de Disciplina Engenharia Elétrica

PONTIFÍCIA UNIVERSIDADE CATÓLICA DE GOIÁS PRÓ-REITORIA DE GRADUAÇÃO DEPARTAMENTO DE COMPUTAÇÃO PLANO DE ENSINO

Plano de Trabalho Docente Ensino Técnico

Atividades do Crédito Trabalho

UNIVERSIDADE PRESBITERIANA MACKENZIE Decanato Acadêmico

ELETRÔNICA DIGITAL 1

Plano de Ensino PROBABILIDADE E ESTATÍSTICA APLICADA À ENGENHARIA - CCE0292

Administração Central Unidade de Ensino Médio e Técnico - CETEC. Plano de Trabalho Docente 2012

Introdução a eletrônica digital, apresentação do curso, cronograma do curso.

APOSTILA DE ELETRÔNICA DIGITAL II

Simplificação por mapa de Karnaugh

Arquitetura e Organização de Computadores. Profa. Débora Matos

BC-0504 Natureza da Informação

Q(A, B, C) =A.B.C + A.B.C + A.B.C + A.B.C + A.B.C + A.B.C. m(1, 2, 3, 6) T (A, B, C, D) =A.B.C.D+A.B.C.D+A.B.C.D+A.B.C.D+A.B.C.D+A.B.C.

Administração Central Unidade de Ensino Médio e Técnico - Cetec. Ensino Técnico. Componente Curricular: APLICATIVOS INFORMATIZADOS NA ENFERMAGEM

Escola Secundária c/3º CEB José Macedo Fragateiro. Curso Profissional de Nível Secundário. Componente Técnica. Disciplina de

Administração Central Unidade de Ensino Médio e Técnico CETEC. Ensino Técnico

Parte # 5 - Circuitos Combinacionais

DADOS DO COMPONENTE CURRICULAR

Plano de Trabalho Docente Ensino Técnico

1º E 2º TRIMESTRES/ ENSINO FUNDAMENTAL ANOS INICIAIS 1º AO 3º ANO TIPO DE AVALIAÇÃO ATIVIDADES 1 e 2 TRIM. 1ª Prova

MINISTÉRIO DA EDUCAÇÃO UNIVERSIDADE FEDERAL DE PELOTAS PRÓ-REITORIA DE GRADUAÇÃO

PLANO DE ENSINO DA DISCIPLINA

Universidade Estadual de Ponta Grossa PRÓ-REITORIA DE GRADUAÇÃO DIVISÃO DE ENSINO

COLÉGIO TÉCNICO DE CAMPINAS

Redes de Computadores

Circuitos Combinacionais Básicos

Administração Central Unidade de Ensino Médio e Técnico - Cetec. Ensino Técnico. Qualificação: Assistente Administrativo

Período: 4º Disciplina: Técnicas e Sistemas Digitais

7. Funções de Lógica Combinacional. 7. Funções de Lógica Combinacional 1. Somadores Básicos. Objetivos. Objetivos. Circuitos Digitais 03/11/2014

Representação de Circuitos Lógicos

Circuitos Digitais. Prof. Esp. Pedro Luís Antonelli Anhanguera Educacional

4. Álgebra Booleana e Simplificação Lógica. 4. Álgebra Booleana e Simplificação Lógica 1. Operações e Expressões Booleanas. Objetivos.

PROCESSO SELETIVO DE INGRESSO NO CURSO DE MESTRADO NACIONAL PROFISSIONAL EM ENSINO DE FÍSICA

Parte # 3 - Circuitos Combinatórios

Apresentação da Disciplina Prof. Rômulo Calado Pantaleão Camara. Carga Horária: 60h

EDITAL COMPLEMENTAR MNPEF-UFJF/IF SUDESTE MG N O 01/2015

Plano de Trabalho Docente Ensino Técnico

ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES I. Aula Inicial. prof. Dr. César Augusto M. Marcon prof. Dr. Edson Ifarraguirre Moreno

Programa Analítico de Disciplina FIS391 Eletrônica Instrumental

Programa Analítico de Disciplina INF251 Organização de Computadores I

Administração Central Unidade de Ensino Médio e Técnico - CETEC. Plano de Trabalho Docente Ensino Técnico

Circuitos Elétricos e Eletrotécnica para Engenharia Mecânica: Primeiro Semestre

MINISTÉRIO DA EDUCAÇÃO

Parte 05 - Técnicas de programação (mapas de Veitch-Karnaugh)

Plano de Trabalho Docente Ensino Técnico

Aula Ementa Conteúdo Data

Codificadores/Decodificadores Multiplexadores/Demultiplexadores

Plano de Ensino. Identificação. Câmpus de Bauru. Curso Arquitetura e Urbanismo. Ênfase

Plano de Trabalho Docente Ensino Técnico

Aula 5: determinação e simplificação de expressões lógicas

SERVIÇO PÚBLICO FEDERAL MINISTÉRIO DA EDUCAÇÃO UNIVERSIDADE FEDERAL DE UBERLÂNDIA

Plano de Trabalho Docente Ensino Técnico

UNIVERSIDADE FEDERAL DE SANTA CATARINA DEPARTAMENTO DE ENGENHARIA ELÉTRICA PLANO DE ENSINO

PLANO DE ENSINO DISCIPLINA: FUNDAMENTOS DE ECONOMIA. CARGA HORÁRIA TOTAL: 72hs TEORIA: 72hs PRÁTICA:

Plano de Trabalho Docente Ensino Técnico

Mestrado Profissional em Matemática em Rede Nacional Normas Acadêmicas

Disposições preliminares

MINISTÉRIO DA EDUCAÇÃO UNIVERSIDADE FEDERAL DE PELOTAS PRÓ-REITORIA DE GRADUAÇÃO

Curso de Ballet Clássico

DISCIPLINA: Laboratório de Sistemas Digitais para Computação 2ECOM.017

Parte # 1 - Circuitos Combinatórios

UNIVERSIDADE FEDERAL DE SANTA CATARINA CAMPUS ARARANGUÁ - ARA PLANO DE ENSINO SEMESTRE TURMAS TEÓRICAS TURMAS PRÁTICAS Presencial

PLANO DE CURSO. Disciplina: Ciência Política e Teoria Geral do Estado. Prof. Esp.: Anderson de Queirós e Silva. Rio Verde/GO 2014/01

UNIVERSIDADE PAULISTA CURSOS SUPERIORES DE TECNOLOGIA. MANUAL ESPECÍFICO Projeto Integrado Multidisciplinar I PIM I

Plano de Ensino IDENTIFICAÇÃO. SEMESTRE ou ANO DA TURMA: 1 semestre EMENTA

Universidade Federal do Amazonas Instituto de Ciências Exatas Departamento de Estatística

MINISTÉRIO DA EDUCAÇÃO UNIVERSIDADE FEDERAL DA INTEGRAÇÃO LATINO-AMERICANA - UNILA EDITAL PROGRAD Nº 055/2015, DE 04 DE AGOSTO DE 2015

Plano de Trabalho Docente Ensino Técnico

Plano de Trabalho Docente Ensino Técnico

EMENTA. Curso de Projetos Microcontrolados utilizando Linguagem C.

Microprocessadores e Aplicações

/ 2012_1 6 ( ) ADM ( ) ADM COMEX ( ) ADM MKT

Programa de Pós-Graduação em Zoologia

Apontamentos e Resoluça o de Exercí cios

UNIVERSIDADE DE SÃO PAULO FACULDADE DE DIREITO DEPTO. DE DIREITO DO TRABALHO E DA SEGURIDADE SOCIAL

ATIVIDADES PRÁTICAS SUPERVISIONADAS

Objetivo. tica 3º ano EM. Oficina de Matemática

CURSO VOCACIONAL DE ARTE E PUBLICIDADE

Plano de Trabalho Docente Ensino Técnico

CALENDÁRIO DE PROVAS º ano A. CALENDÁRIO DE PROVAS º ano A

DRT: DRT:

EDITAL DE CONVOCAÇÃO - PROVA PRÁTICA DO CONCURSO DA PREFEITURA MUNICIPAL DE CRISTIANO OTONI-MG, EDITAL 001/2015

D e p a r t a m e n t o d e C i ê n c i a s E x p e r i m e n t a i s G r u p o CRITÉRIOS DE AVALIAÇÃO Ano letivo de 2013/2014

EPUSP PCS 2021/2308/2355 Laboratório Digital GERADOR DE SINAIS

FICHA DE CURSO. Código da Ficha. Revisão 01. Data: Curso: ELETRICISTA + NR 10 Carga Horária Total: 108h

Circuitos Lógicos Combinacionais Aula Prática

Transcrição:

Plano de Ensino Disciplina: Eletrônica Digital I Semestre: 2011/1 Turma: 6040522 Carga horária: 80 horas Professor: Leandro Schwarz () Endereço eletrônico: 1. Objetivos A Unidade de Ensino Eletrônica Digital I deve tratar os conceitos necessários à evolução de problemas lógicos envolvendo combinações de eventos. Os aspectos lógicos serão preponderantes aos do hardware. O aluno, ao final da Unidade de Estudo deve ser capaz de, identificando um problema, fazer todo o processo de desenvolvimento até obter o diagrama lógico da solução. 1.1. Competências Identificar e caracterizar circuitos integrados digitais e implementar circuitos eletrônicos digitais de pequena complexidade. 1.2. Habilidades Identificar as funções lógicas dos circuitos integrados, bem como suas especificações básicas em catálogos, folhas de dados e manuais escritos em português e inglês; Conhecer e caracterizar as propriedades e aplicações dos principais circuitos integrados digitais; Identificar e aplicar as principais estruturas de circuitos digitais combinacionais; Escolher os circuitos integrados adequadamente para cada aplicação e identificar as respectivas pinagens e características; Efetuar a montagem de circuitos seguindo os procedimentos experimentais com organização lógica, seqüencial e no prazo previsto; Efetuar medidas e/ou observações de níveis lógicos, comparando e analisando os resultados obtidos com os planejados; Localizar e corrigir falhas, defeitos ou erros de ligação, possibilitando a adequada reflexão e interpretação do experimento. 1.3. Bases Tecnológicas Sistemas de numeração: binário, decimal, octal, hexadecimal; Funções lógicas e portas lógicas; Famílias de circuitos lógicos; Circuitos combinacionais; Simplificação de circuitos lógicos; Códigos, codificadores e decodificadores; Circuitos aritméticos, ULA; Circuitos multiplexadores e demultiplexadores.

2. Ementa A ementa da disciplina está apresentada junto ao cronograma de atividades no item 6. Da mesma forma, pode ser encontrada na página do curso, disponível em. 3. Avaliação A avaliação da disciplina de Lógica Combinacional consistirá em três avaliações escritas, pelos relatórios das aulas práticas e pelo relatório de projeto que deverá ser entregue ao final do semestre. O projeto consiste na síntese, simulação e apresentação de um sistema combinacional. 3.1. Média Parcial A média parcial da disciplina será calculada por: MP 20 AE01 20 AE02 20 AE03 25 PJ 15 MR 100 Com: AE: avaliação escrita; PJ: nota do projeto; MR: média dos relatórios. Será considerado APTO (aprovado) o aluno que obtiver freqüência igual ou superior a 75% e o conjunto das competências da disciplina e média parcial igual ou superior a 60% (nota 6,0) no conjunto dos instrumentos de avaliação (conforme a expressão acima). 3.2. Recuperação A recuperação é constituída de uma prova escrita com o conteúdo acumulativo da disciplina. Terá direito a realizar a prova de recuperação o aluno que obtiver nota igual ou superior a 2,0 (dois) e possuir freqüência igual ou superior a 75%. A média final da disciplina será calculada por: MF MF NR 2 Com: MF: média final; NR: nota de recuperação. Será considerado APTO (aprovado) o aluno que obtiver freqüência igual ou superior a 75% e o conjunto das competências da disciplina e média parcial igual ou superior a 60% (nota 6,0) no conjunto dos instrumentos de avaliação (conforme a expressão acima). 4. Considerações gerais Os relatórios das atividades devem ser entregues na aula seguinte a da atividade em equipes de no máximo 2 alunos. A reposição de atividades só é

permitida com entrega de atestado médico na secretaria do curso dentro de 48 horas da realização da atividade (para o caso de entrega de relatórios), serão realizadas em horário a ser marcado com o docente da disciplina. Todo material solicitado deve ser entregue em versão impressa e em versão eletrônica do mesmo. A utilização de recursos como Internet, relatórios de turmas anteriores, livros, revistas, dentre outros, é incentivada, desde que respeitadas as normas de referências bibliográficas a fim de evitar plágio. Caso seja constatada a ocorrência de plágio, o trabalho receberá nota zero. Os roteiros e todas as demais informações sobre a disciplina encontram-se no sítio. 5. Bibliografia [1] TOCCI, R.J.; WIDMER, N.S.; MOSS, G.S. Sistemas Digitais: Princípios e Aplicações. Prentice-Hall do Brasil, 2007, ISBN-10 8576050951, ISBN-13 9788576050957. [2] IDOETA, I.V.; CAPUANO, F.G. Elementos de Eletrônica Digital. Editora Érica, 2002, ISBN- 10 8571940193, ISBN-13 9788571940192. [3] GARCIA, P.A.; MARTINI, J.S.C. Eletrônica Digital: Teoria e Laboratório. Editora Érica, 2006, ISBN-10 853650109X, ISBN-13 9788536501093. [4] MENDONÇA, A., ZELENOVSKI, R. Eletrônica Digital: Curso Prático e Exercícios. MZ Editora, 2004, ISBN-13 9788587385130. 6. Cronograma de Atividades A seguir, está apresentado o cronograma de atividades previsto para o semestre letivo 2011/1. Salienta-se que este cronograma pode sofrer alterações no decorrer do desenvolvimento das atividades.

Cronograma de Atividades 2011/1 Eletrônica Digital I Mês Créditos Dia Local Tema Assunto Fevereiro Março 2 2 10/02 Quinta ELD Sistemas de numeração Sistema decimal; Sistema binário; Sistema octal; Sistema hexadecimal. 2 4 14/02 Segunda ELD Sistemas de numeração Conversão entre sistemas de numeração. 2 6 17/02 Quinta ELD Sistemas de numeração 2 8 21/02 Segunda ELD Sistemas de numeração 2 10 24/02 Quinta ELD Álgebra de Boole 2 12 28/02 Segunda ELD Álgebra de Boole Operações aritméticas; Sinal-magnitude; Complemento de um; Complemento de dois. Complemento de dois; Códigos binários. Diagramas de venn; Operações; Postulados; Identidades; Identidades auxiliares. Identidades auxiliares; Teoremas de De Morgan; Minimização de expressões lógicas. 2 14 03/03 Quinta ELD Minimização de expressões lógicas 2 16 10/03 Quinta ELD 2 18 14/03 Segunda ELD 2 20 17/03 Quinta ELD 2 22 21/03 Segunda ELD Porta NOT; Porta AND; Porta OR; Porta NAND; Porta NOR; Porta XOR; Porta XNOR; Simbologia IEEE / ANSI; Minimização de expressões lógicas. Atividade de laboratório 01. Universalidade das portas NAND e NOR; Descrição de circuitos lógicos; Minimização de expressões lógicas. Atividade de laboratório 02.

Abril Maio Junho 2 24 24/03 Quinta ELD Avaliação 01 Sistemas de numeração; Álgebra booleana;. 2 26 28/03 Segunda ELD Síntese combinacional Simplificação algébrica. 2 28 31/03 Quinta ELD Síntese combinacional Simplificação algébrica. 2 30 04/04 Segunda ELD Síntese combinacional Atividade de laboratório 03. 2 32 07/04 Quinta ELD Síntese combinacional Método de Quine-McCluskey. 2 34 11/04 Segunda ELD Síntese combinacional Método de Quine-McCluskey. 2 36 14/04 Quinta ELD Síntese combinacional Atividade de laboratório 04. 2 38 18/04 Segunda ELD Síntese combinacional Diagrama de Veitch-Karnaugh. 2 40 25/04 Segunda ELD Síntese combinacional Diagrama de Veitch-Karnaugh. 2 42 28/04 Quinta ELD Síntese combinacional Atividade de laboratório 05. 2 44 02/05 Segunda ELD Famílias lógicas Famílias lógicas. 2 46 05/05 Quinta ELD Famílias lógicas Parâmetros para leitura e interpretação de folha de dados. 2 48 09/05 Segunda ELD Avaliação 02 2 50 12/05 Quinta ELD Blocos lógicos combinacionais Síntese combinacional; Famílias lógicas. Codificadores/decodificadores; Codificador decimal/binário. 2 52 16/05 Segunda ELD Blocos lógicos combinacionais Atividade de laboratório 06. 2 54 19/05 Quinta ELD Blocos lógicos combinacionais Display de 7-segmentos; Decodificador BCD/7-segmentos. 2 56 23/05 Segunda ELD Blocos lógicos combinacionais Atividade de laboratório 07. 2 58 26/05 Quinta ELD Blocos lógicos combinacionais Multiplexadores/Demultiplexadores; Mux/Demux para transmissão de dados. 2 60 30/05 Segunda ELD Blocos lógicos combinacionais Atividade de laboratório 08. 2 62 02/06 Quinta ELD Blocos lógicos combinacionais Meio somador; Somador completo; Meio subtrator; Subtrator completo; Somador/subtrator completo; Somador/subtrator em complemento de dois. 2 64 06/06 Segunda ELD Blocos lógicos combinacionais Atividade de laboratório 09.

Julho 2 66 09/06 Quinta ELD Blocos lógicos combinacionais Unidade lógica aritmética; Atividade de laboratório; Apresentação dos temas do projeto. 2 68 13/06 Segunda ELD Blocos lógicos combinacionais Atividade de laboratório 10. 2 70 16/06 Quinta ELD Avaliação 03 Blocos lógicos combinacionais. 2 72 20/06 Segunda ELD Projetos Apresentação dos projetos. 2 74 27/06 Segunda ELD Projetos Apresentação dos projetos. 2 76 30/06 Quinta ELD Projetos Apresentação dos projetos. 2 78 04/07 Segunda ELD Recuperação Sistemas de numeração; Álgebra booleana; ; Síntese combinacional; Famílias lógicas; Blocos lógicos combinacionais. - - 06/07 Quarta - Divulgação das notas e final do semestre letivo,