UNIVERSIDADE FEDERAL DO PARANÁ

Documentos relacionados
Universidade Federal de Pernambuco

Osciladores Senoidais

Trabalho de Circuitos Integrados Digitais Maquina de Estados: Contador Código Gray

UNIVERSIDADE FEDERAL DO PARANÁ SETOR DE CIÊNCIA E TECNOLOGIA ENGENHARIA ELÉTRICA

CONVERSÃO ANALÓGICA-DIGITAL E DIGITAL ANALÓGICA

Microssistemas de RF

Memória SRAM 64x8 bits

Introdução teórica aula 12: Pisca- Pisca Controlado por Luz

Docente: Professor Doutor José Bastos. Universidade do Algarve - FCT. Electrónica III. 2º Projecto. João Martins Rei Nº40652

Transmissor FM Estereofônico DIDATEC UTR2

Centro Federal de Educação Tecnológica de Pelotas CEFET-RS. Aula 09. Projeto de Blocos Seqüenciais. Prof. Sandro Vilela da Silva

Conversor pleno monofásico: Conversor pleno trifásico: onde V s é a tensão eficaz de fase e α o ângulo de disparo dos tiristores.

CURSO DE ELETRÔNICA DIGITAL OS MULTIVIBRADORES ASTÁVEIS E MONOESTÁVEIS. também são muito importantes em aplicações relacionadas com a Eletrônica

Blocos Funcionais para Instrumentação

LÓGICA DIGITAL CONCEITOS DE CLOCK RELÓGIOS (CLOCK) Prof. Celso Candido ADS / REDES / ENGENHARIA

Circuitos Digitais. Conteúdo. Circuitos Sequenciais. Combinacionais x Sequenciais. Circuitos Sequenciais. Circuitos Sequenciais

Capítulo. Meta deste capítulo Entender o princípio de funcionamento de osciladores de relaxação.

Circuitos de Comunicação. Prática 2: PLL

UNIVERSIDADE FEDERAL DO PARANÁ SETOR DE TECNOLOGIA DEPARTAMENTO DE ENGENHARIA ELÉTRICA

INSTITUTO DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA. Flip - Flops

Exp - 12 Dispositivo Restaurador de Tensão (Voltage Restorer - DVR) Lourenço Matakas Junior - 9/11/2013

Prof. André Rabelo LÓGICA DIGITAL INTRODUÇÃO

ELECTRÓNICA DAS TELECOMUNICAÇÕES

ELETRÔNICA DIGITAL. Prof. Arnaldo I. I. C. A. & I. T. Tech. Consultant

-x.*. RELATóR Ia TltNIcO. *. GI::I AOOI"-l. 01:: CLOCI< O(:: QUATt O t:.-asi::s PARA MlcRoPRacEssADORES

Trabalho de Modulação de Frequência. Guia de procedimento

Circuitos Lógicos e Organização de Computadores

1ª Questão (1,0 ponto)

MULTITIMER. 1 previamente desligado e após certo tempo ligado. 2 previamente ligado e após certo tempo desligado

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 23. Sala 5017 E.

Misturador Monolítico a 2.4GHz em Tecnologia CMOS 0.35µm usando Célula de Gilbert

Microeletrônica. Germano Maioli Penello.

Kit Didático de Motor de Corrente Contínua para Laboratórios de Controle

NBESTA00713SA Eletrônica Analógica Aplicada AULA 18. Osciladores. Prof. Rodrigo Reina Muñoz T2 de 2018

Análise e Implementação Digital de uma Malha de Captura de Fase para Sincronização de Conversores à Rede Elétrica

CONVERSOR DELTA-SIGMA

Experimento #2 AMPLIFICADOR OPERACIONAL

Microeletrônica. Germano Maioli Penello.

Experiência 5: Circuitos osciladores e conversores digital-analógicos

Universidade do Algarve

ELETRÔNICA DIGITAL APLICADA Aula 8- Registradores de deslocamento como contadores

Capítulo. Meta deste capítulo Entender o princípio de funcionamento de osciladores de relaxação.

AULA 12- Exercício Amplificador de Múltiplos Estágios e Multivibrador 555

INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA CIRCUITOS OSCILADORES. Experimentos de Osciladores

PROJETO 3: SOMADOR DE QUATRO BITS EM TECNOLOGIA CMOS Para implementacão de um Somador completo é necessário seguir a tabela-verdade abaixo:

CIRCUITOS DIGITAIS. Contadores. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau. Slides baseados nas aulas do Prof. Rodrigo Moreira Bacurau

MANUAL DO USUÁRIO PLACA MODULADORA FM 1 WATT PLL(4046) PRO

Desenvolvimento e Implementação de um Sintetizador de Frequência CMOS utilizando Sistema Digital

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 22. Sala 5017 E.

Projeto Semestral Eletrônica Industrial INVERSOR DE TENSÃO COM MODULAÇÃO PWM SENOIDAL. Dados Gerais do Projeto

SINTETIZADOR DE FREQÜÊNCIAS PARA TRANSCEPTOR DE RF CMOS EM SISTEMA EM CHIP. Rafael R. P. Soares, Pablo R. O. Vogel, José C.

Introdução ao controle de conversores

PROJETO DE CIRCUITOS INTEGRADOS DIGITAIS

Biestáveis R S, J K e D

Capítulo 5 - Flip-Flops e Dispositivos Correlatos

UTILIZAÇÃO DE CIRCUITOS BIESTÁVEIS

Índice Lógica Sequencial Circuitos simples com realimentação Memórias com portas lógicas Comportamento temporal Comportamento de estados de um

Eletrônica Digital. Circuitos Lógicos Sequenciais PROF. EDUARDO G. BERTOGNA UTFPR / DAELN

Parte 1 Retificadores Não-Controlados e Introdução a Eletrônica de Potência

Roteiro do Projeto de Teoria: Cálculo do Delta Introdução

Capítulo 3: Osciladores, V CO e PLL (sintetizadores de frequência)

PROJETO E SIMULAÇÃO DE CIRCUITO INTEGRADO DEDICADO PARA CONTROLE DE SERVO-MOTORES

SSC512 Elementos de Lógica Digital. Contadores. GE4 Bio

Circuitos Ativos em Micro-Ondas

Lógica: Combinacional x Sequencial

EXPERIMENTO 5: Flip-Flop

UNIVERSIDADE CATÓLICA DE GOIÁS DEPARTAMENTO DE ENGENHARIA LABORATÓRIO DE ELETRÔNICA INDUSTRIAL. EXPERIÊNCIA N o 6

Aula 18. Máquina de Estados Parte 2. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

Etec JORGE STREET TRABALHO DE CONCLUSÃO DO CURSO TÉCNICO EM TELECOMUNICAÇÕES TRANSMISSOR SEM FIO PARA GUITARRA

EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro

Arquitetura de Computadores

UNIVERSIDADE FEDERAL RURAL DO SEMI-ÁRIDO CURSO: CIÊNCIA DA COMPUTAÇÃO 9º PERÍODO. Profª Danielle Casillo

CI's das família TTL e CMOS

PCS 2304 PROJETO LÓGICO DIGITAL 19/05/2006 Gabarito Preliminar 6 a Lista de Exercícios Contadores

Introdução a Sistemas Digitais

PLACA DE CIRCUITO IMPRESSO 01 CIRCUITO DE SINALIZAÇÃO E COMANDO

MANUAL DO USUÁRIO PLACA MODULADORA FM 1 WATT PLL(MC145151P2) PRO

SINCRONISMO EM UM SISTEMA ON GRID DE FONTE HIDRÁULICA DE GERAÇÃO DE ENERGIA ELÉTRICA ATRAVÉS DE PLL

PSI Práticas de Eletricidade e Eletrônica I. Experiência 2 - Componentes Ativos

CIRCUITO INTEGRADO - Família TTL

OHMÍMETRO DIGITAL. 1 O Projeto. 1.1 Sensor. 1.2 Conversor A/D

UNIVERSIDADE FEDERAL DO CEARÁ DEPARTAMENTO DE ENGENHARIA EM TELEINFORMÁTICA DISCIPLINA: PROJETO LÓGICO DIGITAL PROFESSOR: ALEXANDRE COELHO

Ensino Técnico Integrado ao Médio

Flip-Flop. Uma das coisa importantes que se pode fazer com portas booleanas é criar memória.

UNIVERSIDADE FEDERAL DE CAMPINA GRANDE CENTRO DE ENGENHARIA ELÉTRICA E INFORMÁTICA DEPARTAMENTO DE ENGENHARIA ELÉTRICA ELETRÔNICA

Laboratório 6 (Trabalho com Relatório) Semana 25 de Outubro a 29 de Outubro

Universidade Federal do ABC

Eletrônica Digital para Instrumentação. Herman Lima Jr.

controle em instrumentação

Microeletrônica. Aula 22. Prof. Fernando Massa Fernandes. Sala 5017 E.

ATIVIDADES PRÁTICAS SUPERVISIONADAS

Identificação do Valor Nominal do Resistor

Divisão de Engenharia Eletrônica Laboratório de ELE-20

O amplificador operacional Parte 1: amplificador inversor não inversor

UNIVERSIDADE FEDERAL DE CAMPINA GRANDE CENTRO DE ENGENHARIA ELÉTRICA E INFORMÁTICA DEPARTAMENTO DE ENGENHARIA ELÉTRICA ELETRÔNICA

SINTETIZADOR DE FREQÜÊNCIAS DE

CIRCUITOS NÃO LINEARES COM AMP OP CIRCUITOS NÃO LINEARES COM

EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro

PLANO DE ENSINO Engenharia Mecânica Fundamentos de Eletrônica Analógica e Digital

Capítulo. Meta deste capítulo Entender o princípio de funcionamento de osciladores de deslocamento de fase.

Transcrição:

UNIVERSIDADE FEDERAL DO PARANÁ CURSO DE ENGENHARIA ELÉTRICA PROJETO DE CIRCUITOS INTEGRADOS DIGITAIS PLL PHASE LOCKED LOOP CURITIBA 2011

PEDRO NEY STROSKI POLYANA CAMARGO DE LACERDA ROMULO PRADO PLL PHASE LOCKED LOOP Trabalho realizado como avaliação parcial da disciplina TE130 Projeto de Circuitos Integrados Digitais, do curso de Engenharia Elétrica, do Setor de Tecnologia da UFPR. Professor: Oscar Gouveia Filho. CURITIBA 2011

SUMÁRIO 1 INTRODUÇÃO... 1 2 PLL (PHASE LOCKED LOOP)... 1 2.1 PFD (Phase/Frequency Detector Detector de Fase)... 2 2.2 Charge Pump... 2 2.3 FILTRO... 2 2.4 VCO (Voltage Controlled Oscillator Oscilador Controlado por Tensão)... 2 2.4 VCO (Voltage Controlled Oscillator Oscilador Controlado por Tensão)... 3 2.5 DIVISOR... 3 3 PROJETO DO PLL ESQUEMÁTICOS E LAYOUTS... 3 3.1 PFD (Phase/Frequency Detector Detector de Fase)... 3 3.2 Charge Pump e Filtro... 5 3.3 VCO (Voltage Controlled Oscillator Oscilador Controlado por Tensão)... 7 3.4 Divisor... 9 3.5 PLL (Phase Locked Loop)... 11 4 CONCLUSÃO... 15 REFERÊNCIAS... 16 APÊNDICES... 17 Apêndice 1 Flip flop tipo D utilizado no PFD... 17 Apêndice 2 Porta NAND utilizada no flip flop tipo D... 18 Apêndice 3 Modelo básico do inversor... 18 Apêndice 4 Simulação lógica flip flop tipo D... 19

1 1 INTRODUÇÃO O objetivo deste projeto é desenvolver um PLL (phase locked loop) que possa operar em frequências maiores que 300 MHz. O desenvolvimento do PLL consiste no seu projeto em software (CADENCE), por meio da realização da montagem do circuito (esquemático) simulações (lógica e elétrica) e desenho do layout. A tecnologia adotada neste projeto é 0,35µm e a biblioteca base é da NCSU (North Carolina University State). O PLL é um circuito que faz o sincronismo entre um sinal de referência (entrada) e o sinal do elo de realimentação vindo do VCO (Voltage-Controlled Oscillator) que é a saída do PLL, então o sinal de entrada e o sinal vindo da realimentação passam a operar na mesma frequência. O tempo que o PLL leva para sincronizar ambos os sinais na mesma frequência e fase é conhecido como lock time (tempo de bloqueio). O principal objetivo do PLL é obter um estado de bloqueio em um tempo de bloqueio aceitável. Devido as suas características o PLL é utilizado em sistemas de comunicação e outros sistemas que necessitam de um de um circuito de recuperação de clock, multiplicador de frequência e sincronização de dados. 2 PLL (PHASE LOCKED LOOP) A figura a seguir apresenta o diagrama de blocos do PLL, que é composto por cinco componentes: detector de fase (phase/frequency detector PFD), charge pump, filtro e o oscilador controlado por tensão (VCO) e o divisor. Figura 1 Diagrama de blocos do PLL.

2 2.1 PFD (Phase/Frequency Detector Detector de Fase) O principal propósito do PFD é medir a diferença de fase e frequência entre ambos os sinais e produzir um sinal de saída proporcional a esta diferença. Visto que o objetivo do PLL é assegurar que o sinal de realimentação seja igual ao sinal de referência. O PFD comanda a operação dos outros blocos do PLL aumentando ou diminuindo a frequência que vem do VCO. Esta forma de controle é obtida através de uma das saídas UP ou DOWN do PFD. O sinal da saída UP faz com que o VCO aumente a frequência e/ou fase e o sinal da saída DOWN faz o oposto. O circuito do PFD é composto de dois flip-flops. The PFD é composto de dois flip flops tipo D, uma porta AND e um inversor. 2.2 Charge Pump As saídas UP ou DOWN do PFD do PFD estão amarradas ao Charge Pump, que é composto de um espelho de corrente. O Charge Pump manipula a quantidade de carga dos capacitores do filtro conforme os sinal vindo das saídas UP ou DOWN do PFD do PFD. Se o sinal de referência (entrada) do PLL está com uma frequência maior em relação ao sinal do elo de realimentação, a saída UP do PFD faz com que o Charge Pump adicione carga nos capacitores. A situação reversa ocorre quando o sinal de referência está com uma freqüência menor em relação ao sinal do elo de realimentação. 2.3 FILTRO O filtro do PLL é um filtro passive composto de dois capacitores e um resistor. Dependo da tensão de saída do filtro que é o sinal de entrada do VCO, na saída do VCO a freqüência aumenta ou diminui. A tensão de saída no filtro é proporcional a carga dos capacitores. 2.4 VCO (Voltage Controlled Oscillator Oscilador Controlado por Tensão) O VCO é o componente que produz a frequência necessária na saída do PLL. Este VCO funciona basicamente como um oscilador em anel, não possui capacitores ou resistores, sendo somente composto por transistores.

3 2.4 VCO (Voltage Controlled Oscillator Oscilador Controlado por Tensão) O VCO é o componente que produz a frequência necessária na saída do PLL. Este VCO funciona basicamente como um oscilador em anel, não possui capacitores ou resistores, sendo somente composto por transistores. 2.5 DIVISOR O divisor faz parte do elo de realimentação do PLL, e a sua função básica é reduzir a freqüência do VCO dentro de uma faixa de valores que podem ser comparadas com o sinal de referência. O divisor é útil neste projeto pois o PLL pode operar em maiores freqüências dependendo de quanto a freqüência do elo de realimentação é dividida. Neste projeto, foram utilizados flip flops tipo D para fazer o circuito do divisor. A quantidade que o divisor irá dividir depende da equação 2n = divisor por onde n representa a quantidade de flip flop a serem utilizados. Para este divisor por 4 foram foram utilizados 2 flip flop tipo D. 3 PROJETO DO PLL ESQUEMÁTICOS E LAYOUTS 3.1 PFD (Phase/Frequency Detector Detector de Fase) O circuito esquemático do PFD é mostrado abaixo:

4 Figura 2 Esquemático do PFD. Neste circuito, as saídas dos flip flop estão conectadas em uma porta AND e a saída a um inversor, então os flip flops resetam simultaneamente quando a saída de ambos é um. O circuito montado para a simulação elétrica e o resultado são apresentados nas figuras a seguir: Figura 3 Circuito da simulação elétrica do PFD. Figura 4 Simulação elétrica do PFD (verde = dclock, rosa = data, azul = UP, vermelho = DOWN).

5 O layout do PFD é apresentado a seguir: 3.2 Charge Pump e Filtro Figura 5 Layout do PFD. O circuito esquemático dos blocos Charge Pump + Filtro é mostrado abaixo: Figura 6 Esquemático do Charge Pump + Filtro.

6 Neste circuito os capacitores foram feitos pela conexão da fonte com o dreno e com subtrato. O layout é mostrado na próxima figura: Figura 7 Layout do Charge Pump + Filtro. Os dois capacitores deste layout são os dois quadros vermelhos, o resistor é a linha laranja e o circuito menor é o Charge Pump.

7 Figura 7 Detalhe do layout do Charge Pump. 3.3 VCO (Voltage Controlled Oscillator Oscilador Controlado por Tensão) O circuito esquemático do VCO é mostrado a seguir: Figura 8 Esquemático do VCO. O circuito do VCO recebe o sinal da saída do filtro e também um sinal de SET que vem do divisor. É um circuito constituído somente de transistores e os quatro últimos transistores formam um buffer. O circuito montado para a simulação elétrica é mostrado a seguir:

8 Figura 9 Circuito da simulação elétrica do VCO. O layout do VCO é mostrado na próxima figura: Figura 10 Layout do VCO.

9 3.4 Divisor O circuito esquemático do Divisor é mostrado a seguir: Figura 11 Esquemático do Divisor. O circuito esquemático do Divisor tem uma entrada que recebe o sinal do VCO uma outra de reset e a sua saída vai para uma das entradas do PFD fechando o elo de realimentação. O circuito montado para a simulação elétrica e o resultado são mostrados a seguir: Figura 12 Circuito da simulação elétrica do Divisor.

10 Figura 13 Simulação elétrica do Divisor. O layout do Divisor é mostrado na próxima figura: Figura 14 Layout do Divisor.

11 3.5 PLL (Phase Locked Loop) O circuito esquemático do PLL é mostrado a seguir: Figura 15 Esquemático do PLL. O circuito montado para a simulação elétrica e os resultados são mostrados a seguir: Figura 16 Circuito da simulação elétrica do PLL.

12 Figura 17 Simulação elétrica do PLL (rosa = data, vermelho = reset, rosa claro = VCO in, laranja = VCO out, verde = saída div4, azul = UP, roxo = DOWN). Figura 18 Simulação elétrica do PLL resposta do PLL para freqüência de 416,8 MHz na saída do VCO.

13 Figura 19 Simulação elétrica do PLL resposta do PLL para freqüência de 434,8 MHz na saída do VCO. O layout do PLL é mostrado na próxima figura:

14 Após o projeto dos circuitos e dos layouts de todos os blocos que fazem parte do PLL, as seguintes especificações foram determinadas: - Fmáx = 434,8 MHz (medida na saída do VCO); - Fmíx = 416,8 MHz (medida na saída do VCO); - Vmáx = 1,85 V (medida na entrada do VCO); - Vmíx = 1,67 V (medida na entrada do VCO); - Vest = 1,70 V (medida na entrada do VCO tensão estabilizada); - Área ocupada pelo circuito = 52961,79 µm2; - Total de transistores = 171

15 4 CONCLUSÃO A partir dos resultados obtidos nas simulações elétricas dos blocos que formam o PLL, bem como os parâmetros de operação que foram obtidos, verifica-se que: - O circuito do PLL necessita de ajustes para operar de modo satisfatório, devido á instabilidade em manter o sinal do elo de realimentação em fase como o sinal de entrada; - Há necessidade de ser definida previamente uma faixa de freqüências para a operação do PLL para redefinir o filtro do mesmo, e também aumentar o buffer de saída do VCO; - Durante o desenvolvimento do projeto houve dificuldades em implementar alguns blocos e realizar as simulações lógicas; No entanto, este projeto, apesar das dificuldades, proporcionou um aprendizado importante em relação ao uso do software, formas diferentes de projetar circuitos entre outros, que contribuem na continuidade do desenvolvimento de novos projetos na área de circuitos integrados.

16 REFERÊNCIAS PHASE-LOCKED LOOP DESIGN. Disponível em: http://www.engr.sjsu.edu/~dparent/icgroup/pll2.pdf. Notas de aula. Disponível em: http://www.eletrica.ufpr.br/ogouveia/te130/aulas.html

17 APÊNDICES Apêndice 1 Flip flop tipo D utilizado no PFD

18 Apêndice 2 Porta NAND utilizada no flip flop tipo D Apêndice 3 Modelo básico do inversor

Apêndice 4 Simulação lógica flip flop tipo D 19