AULA 2 Implementação de Flip-Flops dos tipos JK e RS Livro Texto pág. 113 a 117 e 124 e 146 a 148 e 150 a 152.

Documentos relacionados
2. FLIP FLOP tipo D síncrono borda de descida e com entradas assíncronas preset e clear. PRE Q n F/F CLR

Circuitos Digitais. Tipos de circuitos digitais: Circuitos combinacionais Circuitos sequenciais

Flip-Flops Sincronizados tipo D

Circuitos Sequenciais

CONTADORES DIGITAIS (Unidade 6)

FIGURA 5-1 Diagrama geral de um sistema digital. Sistemas Digitais: Princípios e Aplicações Ronald J. Tocci e Neal S. Widmer Capítulo 5 Prentice Hall

CIRCUITOS DIGITAIS. Circuitos Sequenciais e Flip-Flops. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau

Biestáveis R S, J K e D

Shift Registers e Contadores Assíncronos

Eletrônica Digital. Prof. Gilson Yukio Sato sato[at]utfpr[dot]edu[dot]br

Aula 12. Flip-Flop Parte 1. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

Eletrônica Digital I TE050. Circuitos Seqüenciais

CIRCUITOS SEQUENCIAIS (Unidade 5)

CIRCUITOS DIGITAIS. Contadores. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau. Slides baseados nas aulas do Prof. Rodrigo Moreira Bacurau

Aula 18. Máquina de Estados Parte 2. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

CIRCUITOS DIGITAIS. Circuitos Sequenciais e Flip-Flops. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau

Arquitetura de Computadores

ELETRÔNICA DIGITAL II. AUTOR: ENG. ANTONIO CARLOS LEMOS JÚNIOR

AULA 5 Aplicação com divisor de freqüência com o CI Livro Texto pág.197 a 200.

SSC512 Elementos de Lógica Digital. Latches e Flip Flops. GE4 Bio

Flip-Flop. Uma das coisa importantes que se pode fazer com portas booleanas é criar memória.

UFJF FABRICIO CAMPOS

1.a Questão : (Valor 1,5) O sistema seqüencial é descrito por uma equação de estados:

Aula 14. Contadores Assíncronos. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR

Latches e Flip-Flops. Circuitos Lógicos. DCC-IM/UFRJ Prof. Gabriel P. Silva

Sistemas Digitais Módulo 10 Circuitos Sequenciais: Latches e Flip-Flops

ELT502 Eletrônica Digital I Graduação em Engenharia Eletrônica

FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR

Lógica: Combinacional x Sequencial

Os sistemas combinacionais a saída depende exclusivamente das condições das entradas, portanto o sistema não possui memória interna.

Registradores de Deslocamentos.

ENTRADAS ASSÍNCRONAS NOS FLIP-FLOPS PR(preset) e CLR(clear) FF RS com entradas PR e CLR

Um flip-flop S-R Sincrono depende da habilitação de suas entradas por um sinal de clock para que essas possam alterar o estado do mesmo.

CAPÍTULO 7 CONTADORES

Eletrônica Digital. Circuitos Lógicos Sequenciais PROF. EDUARDO G. BERTOGNA UTFPR / DAELN

Capítulo 3 Circuitos lógicos seqüenciais: flip-flops, latches, contadores e registradores

Disciplina ELETRÔNICA DIGITAL

Capítulo VII Elementos de Memória

Análise de Circuitos Sequënciais Máquinas de Mealy e Moore

UNIVERSIDADE FEDERAL DO CEARÁ DEPARTAMENTO DE ENGENHARIA EM TELEINFORMÁTICA DISCIPLINA: PROJETO LÓGICO DIGITAL PROFESSOR: ALEXANDRE COELHO

CIRCUITOS SEQUENCIAIS. Adão de Melo Neto

Eletrônica Digital II. Flip-Flop s. Prof. Msc. Getúlio Teruo Tateoki 1

NASCIMENTOS DOS FLIP-FLOPS IMPLEMENTAÇÕES DOS TIPOS D, JK, T, RS A PARTIR DE LATCH PRIMITIVOS NAND E NOR

ELETRÔNICA DIGITAL APLICADA Aula 8- Registradores de deslocamento como contadores

mod 2 n Sequência truncada

UFAL- Campus Arapiraca- Equipe:Igor Rafael, Matheus Torquato, Onassys Constant, Arthur Erick, Luis Eduardo. LÓGICA SEQUENCIAL

Representação de Informação. 1. Converta cada um dos seguintes números para o seu equivalente decimal: a)

FEI PROVA P1 SISTEMAS DIGITAIS II - NE /04/ TURMA A - Duração 80 min Sem Consulta Interpretação faz parte da prova. N.

Universidade Federal de Santa Catarina Centro Tecnológico Departamento de Informática e Estatística Curso de Graduação em Ciências da Computação

TABELA DO F/F. T Q n Q n+1

Eletrônica Digital para Instrumentação. Herman Lima Jr.

Organização e Arquitetura de Computadores I

ANÁLISE DE SIST. SEQUENCIAIS SÍNCRONOS. Sel Sistemas Digitais Prof. Homero Schiabel

EXPERIMENTO 5: Flip-Flop

Universidade Federal de Santa Catarina Centro Tecnológico Departamento de Informática e Estatística Curso de Graduação em Ciências da Computação

ELD - Eletrônica Digital Aula 6 Circuitos Sequenciais Latches e Flip-Flops. Prof. Antonio Heronaldo de Sousa

Circuitos Sequenciais. Sistemas digitais

LABORATÓRIO DE ELETRÔNICA DIGITAL Experiência 7: Análise de Circuitos Biestáveis

ELETRÔNICA DIGITAL II. AUTOR: ENG. ANTONIO CARLOS LEMOS JÚNIOR

SISTEMAS DIGITAIS CONTADORES E REGISTRADORES. Professor Carlos Muniz

Armazenamento e Transferência de Dados

TABELA DO F/F. T Q n Q n+1

Flip-Flops, Registros e Contadores

1 AULA 01 FLIP-FLOPS CURSO DE ENGENHARIA ELÉTRICA DISCIPLINA: CIRCUITOS DIGITAIS II PROFESSOR: VLADEMIR DE J. S. OLIVEIRA

Latches. Flip-Flops ALBERTO WILLIAN MASCARENHAS.

Circuitos Seqüenciais

Contador. A ideia básica de um contador. Os flip-flops podem ser conectados juntos para realizar

Capítulo 5 - Flip-Flops e Dispositivos Correlatos

1 Objetivos. 2 Material utilizado. 3 Normas de segurança e conduta no laboratório. 4 Contextualização. Pág 1/6

Flip-flops e Dispositivos Correlatos (parte 1) Sistemas de Informação CPCX UFMS Slides: Fernando Maia da Mota

EELi02. Prof. Vinícius Valamiel

UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ DEPARTAMENTO ACADÊMICO DE ELETROTÉCNICA ELETRÔNICA DIGITAL - ET75C - Profª Elisabete N Moraes

Universidade Federal do ABC

Empréstimo Para o caso particular da presente operação, a partir do quarto bit, o

Circuitos Seqüenciais Latches e Flip-Flops

Eletrônica Digital II

Divisão de Engenharia Eletrônica Laboratório de ELE-20

Circuitos Digitais. Conteúdo. Circuitos Sequenciais. Combinacionais x Sequenciais. Circuitos Sequenciais. Circuitos Sequenciais

INSTITUTO DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA. Flip - Flops

Lista de Exercícios 6 Elementos de memória: latches, flip-flops e registradores

Faculdade de Computação Curso de Sistemas de Informação Sistemas Digitais Lista 3 Prof. Dr. Daniel A. Furtado

Marco A. Zanata Alves PROJETOS DIGITAIS E MICROPROCESSADORES 1

ELETRÔNICA DIGITAL 1 CAPÍTULO 4 FLIP-FLOP E LATCH

Universidade Federal do ABC

LATCHES e FLIP-FLOPs. Aula 15 GRECO-CIN-UFPE

PCS 2304 PROJETO LÓGICO DIGITAL 19/05/2006 Gabarito Preliminar 6 a Lista de Exercícios Contadores

Circuitos Digitais. Prof. Esp. Pedro Luís Antonelli Anhanguera Educacional

Universidade Federal de Santa Catarina Centro Tecnológico Departamento de Informática e Estatística Curso de Graduação em Ciências da Computação

ELETRÔNICA DIGITAL. Parte 12 Latches e Flip-Flops. Professor Dr. Michael Klug. 1 Prof. Michael

FLIP-FLOPS JK e T. Na saída da porta A, temos J.Q e na saída da porta B temos K.Q

FF-JK, FF-D, Latch D e Aplicações FF. Tiago Alves de Oliveira

ELETRÔNICA DIGITAL II

Centro Federal de Educação Tecnológica de Pelotas CEFET-RS. Aula 09. Projeto de Blocos Seqüenciais. Prof. Sandro Vilela da Silva

AULA 8 Máquina de Estados Finitos F.S.M. (pg. 132 a 135).

Os circuitos seqüenciais podem ser classificados em três tipos:

Considere a existência de um sistema que tem seu funcionamento monitorado por um conjunto sensor/alarme.

Transcrição:

NOTA DE AULA NE7720 ITEMA DIGITAI - II AULA 2 Implementação de Flip-Flops dos tipos JK e R Livro Texto pág. 3 a 7 e 24 e 46 a 48 e 50 a 52..) Estudo do F/F tipo JK. a) Tabela da verdade do F/F tipo JK. J K Q n+ 0 0 0 0 b) Tabela de Estados do F/F tipo JK. c) Equação de Estados do F/F tipo JK J K Q n Q n+ JK 00 0 0 Q n+ = d) Tabela de Transição e) Diagrama de estados J K Q n Q n+ 0 0 0 0 0 f) Implementação do F/F tipo JK utilizando-se de um latch-nand C. Representação esquemática da transformação do latch C para o F/F tipo JK. Tabela de Transição. K J Lógica de Transformação Lógica de transformação. C LATCH C-NAND Q n C Q n Q n+ X 0 0 0 0 0 0 X JK 00 0 0 = JK 00 0 0 C = Pág. 6

NOTA DE AULA NE7720 ITEMA DIGITAI - II g) Circuito F/F tipo JK, assíncrono. i) F/F tipo JK síncrono. a) Borda de ubida. b) Borda de descida. J K Q n+ 0 0 0 0 J K Q n+ 0 0 0 0 j) Formas de Ondas no F/F tipo JK síncrono. 2.) Estudo do F/F tipo R a) Tabela da verdade do F/F tipo R. R Q n+ Pág. 7

NOTA DE AULA NE7720 ITEMA DIGITAI - II B) Tabela de Estados do F/F tipo R. C) Equação de Estados do F/F tipo R R Q n Q n+ R 00 0 0 Q n+ = D) Tabela de Transição e) Diagrama de estados R Q n Q n+ 0 0 0 0 0 f) Implementação do F/F tipo R utilizando-se de um latch-nand C. a) Representação esquemática da transformação do latch C para o F/F tipo JK. Tabela de Transição. R Lógica de Transformação a.) Lógica de transformação. C LATCH C-NAND Q n C Q n Q n+ X 0 0 0 0 0 0 X R 00 0 0 = R 00 0 0 C = Pág. 8

NOTA DE AULA NE7720 ITEMA DIGITAI - II g) Circuito F/F tipo R, assíncrono. h) F/F tipo R síncrono. h.) Borda de ubida. h.2) Borda de descida. R Q n+ 0 0 0 0 R Q n+ 0 0 0 0 i) F/F tipo R síncrono borda de subida e descida. i.) Borda de descida i.2) Borda de subida i) Formas de Ondas no F/F tipo R síncrono. Pág. 9

NOTA DE AULA NE7720 ITEMA DIGITAI - II 3.) Entradas Assíncronas, preset e clear, borda de subida e descida, set-up e hold, associação de Flip-Flop do tipo T, contador assíncrono crescente e decrescente. a) Entradas Assíncronas Preset e Clear. PRE CLR D Q n+ 0 0 0 0 b) FLIP FLOP tipo D síncrono borda de descida e com entradas assíncronas preset e clear. D PRE Q n CK F/F CLR b.) Formas de Ondas no F/F tipo D acima. b.2) Implementação de uma célula única para um F/F tipo D borda de subida com única entrada assíncrona. A tabela da verdade do circuito acima, fica : PE P i D Q n+ 0 X X 0 X X 0 X 0 0 0 X 4.) TEMPO DE ET-UP (t ET-UP ) e de HOLDING (t hold ). Pág. 0

NOTA DE AULA NE7720 ITEMA DIGITAI - II 5.) Borda de ubida ou positiva ou borda de Descida ou negativa. a) Borda de ubida. b) Borda de Descida t p >> t p2 t p t p2 t p t p >> t p2 t p2 t p t p Problema: Construir um circuito lógico capaz de gerar uma saída de alarme A ALTO sempre que a porta ou a janela de um automóvel forem abertas. As entradas P e J são destinadas a sensorar respectivamente a porta e a janela do automóvel (P = e J = sensores ativos indicando porta e janela abertas). Uma chave R é ativa (R = ), quando o alarme se deseja deixar o alarme inativo. Pede-se: a) A tabela de estados do alarme A. b) Implementação do alarme usando latch-ne C. c) O circuito final. Pág.