CIRCUITOS. FLIP FLOPs
|
|
|
- Daniela de Figueiredo Gentil
- 9 Há anos
- Visualizações:
Transcrição
1 MINISTÉRIO D EDUÇÃO EFET/S - Unidade de São José urso técnico em telecomunicações IRUITOS FLIP FLOPs São José - S,
2 SUMÁRIO 4. FLIP FLOPS INTRODUÇÃO FLIP-FLOP R-S (RESET ESET SET 4.2 F 4.3 F LOP R-S (R 4.3 FLIP-FLOPS OM LOK 4.4 FLIPF LIP-FLOP R-S OM LOK 4.5 FLIPF LIP-FLOP J-K 4.6 F ET) LOK LOK J-K FLIP-FLOP T ("TOGGLE OGGLE") 4.7 FLIP-FLOP 4.7 F LOP T ("T ")...6 LOP D LTHL D ENTRDS SSÍNRONS 4.9 E 4.10 T SSÍNRONS TEMPORIZÇÕES DOS FLIP-FLOPS LOPS TEMPO DE JUSTE (SETUP) E ONSERVÇÃO (HOLD)...9 TRSOS DE PROPGÇÃO...10 FREÜÊNI MÁXIM DE LOK (FMX)...10 TEMPOS DE DURÇÃO DO LOK EM LTO E IXO...11 LRGUR DOS PULSOS SSÍNRONOS...11 TEMPOS DE TRNSIÇÃO DO LOK...11 IRUITOS OMERIIS IRUITOS OMERIIS OMERIIS SÉRIE ÉRIE SN74XX EXERÍIOS REFERÊNIS R ILIOGRÁFIS EFERÊNIS ILIOGRÁFIS
3 URSO DE ELETRÔNI DIGITL 4. FLIP FLOPS 4. 1 Introdução Os circuitos digitais podem ser classificados como circuitos combinacionais ou seqüenciais. Os circuitos combinacionais são aqueles onde as saídas dependem apenas dos níveis lógicos colocados nas entradas. mesma combinação de entrada sempre produzirá o mesmo resultado na saída, porque circuitos combinacionais não possuem memória. Por outro lado, entende-se por circuitos seqüenciais àqueles cuja saída em um determinado instante de tempo não depende apenas das entradas naquele instante de tempo, mas também das entradas anteriores e da seqüência como elas foram aplicadas. maioria dos sistemas digitais é composta tanto por circuitos combinacionais como de elementos de memória. Os circuitos de memória mais utilizados em circuitos seqüenciais tratam-se dos Flip-Flops e os circuitos "LTH" são dispositivo biestável (possuem dois estados estáveis (0,1)). Eles permanecem em um destes dois estados até ocorra algum evento que o faça assumir o outro estado estável. O fato do flip-flop manter uma informação ao longo do tempo o caracteriza como um dispositivo de memória. Fig. 4.1 ircuito ombinacional V.2002 Pág.1
4 URSO DE ELETRÔNI DIGITL Fig. 4.2 ircuito Seqüencial 4. 2 Flip-Flop R-S (Reset Set) O circuito básico do flip-flop R-S é mostrado na Fig. 4.3: S R Fig. 4.3 ircuito lógico do flip-flop R-S com portas NND Neste circuito o estado futuro das saídas e seu complemento dependem das entradas R e S e do estado atual das saídas, conforme é mostrado na Tabela 4-1. Nas tabelas verdade dos Flip-Flops, refere-se ao estado atual da saída, e 0 refere-se ao estado anterior da saída. Na ocorrência de um estado no qual as saídas e não forem complementares, será indicado através de um asterisco (*) que o estado é proibido. V
5 URSO DE ELETRÔNI DIGITL Tabela 4-1 Tabela verdade de um Flip-Flop R-S aso 0 0 S R * 1* * 1* No caso 1, com S = 0 e R = 0, as saídas e permaneceram com o estado anterior ( 0 ), isto é, o valor anterior da saída permanece memorizado. No caso 2, com S = 0 e R = 1, independente do estado anterior a saída vai para 0 e vai para 1. No caso 3, com S = 1 e R = 0, a saída vai para 1 e vai para 0. No caso 4, com S = 1 e R = 1, as saídas e vão para 1, entrando em um estado proibido. Uma tabela verdade simplificada e o símbolo do flip-flop R-S são: S R * * Fig. 4.4 Simbologia do flip-flop R-S e tabela verdade O circuito do flip-flop R-S também pode ser implementado usando portas NOR. V
6 URSO DE ELETRÔNI DIGITL 4. 3 Flip-Flops com clock ircuitos que utilizam clock são chamados de circuitos síncronos. Muitos flip-flops utilizam um sinal de clock para determinar o momento em que suas saídas mudarão de estado. O sinal de clock é comum para todas as partes do circuito. Normalmente, o sinal de clock é uma onda quadrada. uando o circuito do Flip-Flop utiliza diretamente o nível alto ou baixo para determinar a mudança das saídas, denominamos este circuito de LTH, e o sinal de disparo é denominado de ENLE. Nos Flip-Flops a saída pode mudar de estado durante uma transição positiva (nível 0 para nível 1) ou transição negativa (nível 1 para nível 0). representação gráfica do tipo de clock é: Fig. 4.5 Simbologia de flip-flops com clock na transição de subida e descida O detector de transição é um circuito que habilitará, por alguns instantes, as entradas, durante a transição de LOK. O circuito típico de um detector de transição é mostrado na Fig. 4.6: Fig. 4.6 ircuitos detectores de transição positiva e negativa Os tempos dos pulsos de LK* correspondem aos tempos de atraso da porta INVERSOR, em torno de 5 ns. V
7 URSO DE ELETRÔNI DIGITL 4. 4 Flip-Flop R-S com clock O circuito interno é mostrado na Fig. 4.7: Fig. 4.7 ircuito lógico interno do flip-flop R-S com clock O símbolo do flip-flop R-S com clock e a tabela verdade são: S R lk X X * * S R lk X X * * Fig. 4.8 Flip-flop R-S com clock V
8 URSO DE ELETRÔNI DIGITL 4. 5 Flip-Flop J-K O símbolo do flip-flop J-K e a tabela verdade são: J K lk X X Fig. 4.9 Flip-flop J-K O funcionamento do flip-flop J-K é semelhante ao do R-S. diferença é que o flip-flop J-K não possui a condição proibida. Na situação em que J = K = 1 a saída é complementada Flip-Flop T ("Toggle") É um flip-flop com uma única entrada, onde J e K são conectados em um único ponto denominado de entrada T. O símbolo e a tabela verdade deste flip-flop são mostrados na Fig Se a entrada T for levada a 1 este flip-flop opera como um divisor de freqüência. T T LK X 0, Fig Flip-flop T simbologia e tabela verdade V
9 URSO DE ELETRÔNI DIGITL 4. 7 Flip-Flop D É um flip-flop com uma única entrada, onde J e K (ou R e S) são conectados através de um INVERSOR em um único ponto denominado de entrada T. Na presença do clock, o valor digital da entrada D é copiado para a saída e armazenado até a ocorrência do próximo clock. O circuito interno do flip-flop D é mostrado na Fig. 4.12: S (J) R (K) Fig ircuito lógico interno do flip-flop D O símbolo do flip-flop D e a tabela verdade são: D lk X Fig Flip-flop D simbologia e tabela verdade 4. 8 Latch D O símbolo lógico do latch D é mostrado na Fig Diferentemente do flip-flop D, o latch D possui uma entrada EN, que é sensível ao nível e não a borda. uando esta entrada estiver habilitada, a saída é a cópia da entrada D. Se ela estiver desabilitada, a saída manterá o estado anterior. O circuito interno é mostrado na Fig. 4.13: V
10 URSO DE ELETRÔNI DIGITL Fig ircuito interno do latch D EN D 0 X Fig Latch D simbologia e tabela verdade 4. 9 Entradas assíncronas Todas as entradas dos flip-flops até agora vistos dependem do sinal de clock. Estas entradas são chamadas entradas síncronas. Em muitos flipflops existem outras entradas que não dependem do sinal de clock para atuarem, e por isso são chamadas de entradas assíncronas. Essas entradas são usadas para alterar a qualquer instante, o estado do flip-flop para 0 ou 1. Tabela 4-2 mostra a tabela verdade das entradas assíncronas PRESET (PRE ) e LER( LR ). Estas entradas são normalmente ativas pelo nível baixo, porque na tecnologia TTL a corrente de entrada em nível alto é muito menor que no nível baixo, resultando assim um menor consumo de potência no I. V
11 URSO DE ELETRÔNI DIGITL Tabela 4-2 PRE LR 1 1 operação normal * * Para a operação normal do flip-flop, as entradas PRESET e LER devem estar em 1. qualquer momento pode-se mudar a saída para 0 ou 1 utilizando estas entradas. última combinação não pode ser usada. Fig mostra as entradas assíncronas de um flip-flop J-K e sua tabela verdade: PRE LR J K lk 0 1 X X X X X X X X Fig flip-flop J-K com entradas assíncronas - simbologia e tabela verdade Temporizações dos Flip-Flops s seguintes características de tempo devem ser respeitadas para o funcionamento correto dos flip-flops. Tempo de ajuste (setup) e conservação (hold) Os tempos de setup ( t s ) e hold ( t h ) são parâmetros que devem ser observados para que o flip-flop possa trabalhar de modo confiável. O tem- V
12 URSO DE ELETRÔNI DIGITL po de setup corresponde ao intervalo mínimo de tempo no qual as entradas devem permanecer estáveis antes da transição do clock. O tempo de hold corresponde ao intervalo mínimo no qual as entradas devem permanecer estáveis depois da transição do clock. Fig Tempos de setup e hold trasos de Propagação O atraso de propagação é intervalo de tempo entre a aplicação de um sinal na entrada e o momento que a saída muda. Este atraso pode variar quando ocorre uma mudança de 1 para 0 (transição de descida) e 0 para 1 (transição de subida). Fig trasos de propagação Freqüência máxima de clock (f M X ) É a freqüência mais alta que pode ser aplicada na qual o flip-flop funciona de modo confiável. V
13 URSO DE ELETRÔNI DIGITL Tempos de duração do clock em LTO e IXO O tempo de duração mínima do clock em nível LTO ( t wh ) e em nível I- XO, ( t wl ). Fig Tempos de duração de clock em LTO e IXO Largura dos pulsos assíncronos s entradas assíncronas PRESET e LER possuem larguras mínimas (t w(l)) de pulsos para uma operação correta. Fig Larguras mínimas de pulsos assíncronos Tempos de transição do clock Para garantir o funcionamento correto do flip-flop, o tempo transição do clock deve ser o menor possível. Para dispositivos TTL esse tempo é 50 ns e para dispositivos MOS, 200 ns. ircuitos comerciais Os principais parâmetros de tempo desses integrados são mostrados na Tabela 4-3. s temporizações variam conforme a tecnologia utilizada (MOS, TTL, EL), família (40XX, 54XX, 74XX), também série (padrão, LS, LS, F, H, HT, etc). V
14 URSO DE ELETRÔNI DIGITL Tabela 4-3 Temporizações de Flip-Flops Parâmetro Séries da família 74/54 Standard LS H Unit t s ns t h ns t phl (de LK para ) ns t plh (de LK para ) ns t phl (de LR ou PRE para ) ns t plh (de LR ou PRE para ) ns t wh (LK) t wl (LK) ns ns f MX MHz V
15 URSO DE ELETRÔNI DIGITL ircuitos omerciais Série SN74XX V
16 URSO DE ELETRÔNI DIGITL V
17 URSO DE ELETRÔNI DIGITL V
18 URSO DE ELETRÔNI DIGITL Exercícios a) Dado o conjunto de entradas J e K mostradas indicar o comportamento da saída para os Flip-Flops JK disparado pela borda positiva ( ) e JK disparado pela borda negativa ( ). 2) ompletar o diagrama para o LTH RS sem sincronismo. 3) omplete o diagrama de tempo considerando o LTH RS sincronizado no nível alto. 4) omplete o diagrama de tempo considerando o LTH tipo D sincronizado no nível alto. V
19 URSO DE ELETRÔNI DIGITL 5) omplete o seguinte diagrama de tempo dos Flip-Flop JK sincronizados na borda de descida e subida: V
20 URSO DE ELETRÔNI DIGITL 6) Para os FF s JK mostrados abaixo, responda as questões: a. uais são as entradas e as saídas? b. uais são entradas síncronas e quais assíncronas? c. ual o nível lógico de operação (alto ou baixo) de todas as entradas? d. Faça o diagrama de tempo para a saída de cada casos. clk J Pr clk J Pr clk J Pr FFa K lr FFb K lr FFc K lr J Pr J Pr J Pr clk clk clk FFd K lr FFe K lr FFf K lr lk Pr lr FFa FFd FFc FFd FFe FFf V
21 URSO DE ELETRÔNI DIGITL 7) Dado o FF SR abaixo, complete o diagrama de tempo para a saída. lk S R LR lk lr 8) Dado o LTH JK abaixo, complete o diagrama de tempo para a saída. onsidere a saída inicialmente em 0 (zero). En J K lk V
22 URSO DE ELETRÔNI DIGITL 9) Dado o FF JK abaixo, complete o diagrama de tempo para a saída. DDO J PR lk K LR lk lr PR DDO 10) Dado o FF D abaixo, complete o diagrama de tempo para a saída. DDO D PR lk LR lk lr PR DDO V
23 URSO DE ELETRÔNI DIGITL 11) Faça o diagrama de tempo do circuito abaixo, para as saídas 1, 2, e entrada D DDO lk J1 1 J2 2 K1 1 1 K2 2 1 lk V
24 URSO DE ELETRÔNI DIGITL 12) Para cada Flip-Flop ou LTH tipo SR, faça o diagrama de tempo para as saídas indicadas. S a) R onsidere inicialmente = 0. S En b) R onsidere inicialmente = 1. S c) En R onsidere inicialmente = 1. V
25 URSO DE ELETRÔNI DIGITL S d) lk R onsidere inicialmente = 0. S lk e) R onsidere inicialmente = 1. 13) Para cada Flip-Flop ou LTH tipo D, faça o diagrama de tempo para as saídas. D En a) onsidere inicialmente = 0. V
26 URS O DE EL E TR Ô N I DI G I T L D En b) E FE T/ S onsidere inicialmente = 1. D lk c) onsidere inicialmente = 0. d) D lk onsidere inicialmente = 1. V
27 URSO DE ELETRÔNI DIGITL 14) Para cada FF tipo JK, faça o diagrama de tempo para as saídas e. a) J lk K onsidere inicialmente = 1. J lk b) K onsidere inicialmente = 0. 15) Para cada FF tipo T, faça o diagrama de tempo para as saídas solicitadas T lk a) onsidere inicialmente = 0. V
28 URSO DE ELETRÔNI DIGITL T lk b) onsidere inicialmente = 1. c) Pr J lk K lr onsidere inicialmente = 0. D E V
29 LK LR DDO PR LK DDO LR URSO DE ELETRÔNI DIGITL 16) Dado o FF JK do I 74LS107 abaixo, complete o diagrama de tempo para a saída 1. +5V 0V lk LR DDO 17) Dado o FF JK do I 74LS109 abaixo, complete o diagrama de tempo para a saída 1. +5V 0V lk PR LR DDO V
30 URSO DE ELETRÔNI DIGITL Referências ibliográficas 1. aú, N. postila de Eletrônica Digital Flip-Flops, EFET/S, Muller Neto, F. O. postila de Instrumentação Famílias Lógicas, EFET/S, Montebeller, S.J. postila de Eletrônica II, FENS. 4. Digital Logic: Pocket Data ook, Texas Instruments, V
ELETRÔNICA DIGITAL 1 CAPÍTULO 4 FLIP-FLOP E LATCH
ENTRO FEDERL DE ENSINO TENOLÓGIO DE SNT TRIN UNIDDE DESENTRLIZD DE SÃO JOSÉ URSO TÉNIO DE TELEOMUNIÇÕES ELETRÔNI DIGITL 1 PÍTULO 4 FLIP-FLOP E LTH Prof. Jorge H.. asagrande RIL 2005 PÍTULO 4 FLIP-FLOP
UFAL- Campus Arapiraca- Equipe:Igor Rafael, Matheus Torquato, Onassys Constant, Arthur Erick, Luis Eduardo. LÓGICA SEQUENCIAL
UFAL- Campus Arapiraca- Equipe:Igor Rafael, Matheus Torquato, Onassys Constant, Arthur Erick, Luis Eduardo. LÓGICA SEQUENCIAL Lógica Sequencial Na lógica seqüencial, os sinais de saída são resultados não
Eletrônica Digital. Prof. Gilson Yukio Sato sato[at]utfpr[dot]edu[dot]br
Eletrônica Digital Prof. Gilson Yukio Sato sato[at]utfpr[dot]edu[dot]br Flip-Flops Prof. Gilson Yukio Sato sato[at]utfpr[dot]edu[dot]br Circuitos Seqüenciais A saída de um circuito seqüencial depende da
ELETRÔNICA DIGITAL II. AUTOR: ENG. ANTONIO CARLOS LEMOS JÚNIOR
ELETRÔNICA DIGITAL II AUTOR: ENG. ANTONIO CARLOS LEMOS JÚNIOR [email protected] UBERABA MG 2º SEMESTRE 2008 CONTEÚDO PROGRAMADO: 1 Flip-Flop J-K 2 Flip-Flop D 3 Latch D 4 Entradas assíncronas 5 Características
CIRCUITOS SEQUENCIAIS (Unidade 5)
MINISTÉRIO DA EDUCAÇÃO SECRETARIA DE EDUCAÇÃO PROFISSIONAL E TECNOLÓGICA INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SANTA CATARINA BACHARELADO EM CIÊNCIA DA COMPUTAÇÃO DISCIPLINA: ELETRÔNICA
Biestáveis R S, J K e D
Circuitos Lógicos Biestáveis R S, J K e D Prof.: Daniel D. Silveira Horário: 4a.f e 6a.f de 10h às 12h 1 Flip Flop Elemento de memória implementado a partir de portas lógicas A maioria das entradas precisa
Circuitos Digitais. Tipos de circuitos digitais: Circuitos combinacionais Circuitos sequenciais
1 Tipos de circuitos digitais: Circuitos combinacionais Circuitos sequenciais Circuitos Digitais Circuito combinacional: Circuito não é capaz de armazenar um valor Possui portas lógicas conectadas para
Capítulo VII Elementos de Memória
Capítulo VII Elementos de Memória 1 Introdução Neste capítulo estudaremos dispositivos lógicos com dois estados estáveis, o estado SET e o estado RESET. Por isto, tais dispositivos são denominados dispositivos
FLIP FLOPS. EXPERIMENTS MANUAL Manual de Experimentos Manual de Experimentos M-1113A
FLIP FLOPS M-1113A *Only illustrative image./imagen meramente ilustrativa./ Imagem meramente ilustrativa. EXPERIMENTS MANUAL Manual de Experimentos Manual de Experimentos Conteúdo 1. Objetivos... 2 2.
CIRCUITOS DIGITAIS. Circuitos Sequenciais e Flip-Flops. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau
CIRCUITOS DIGITAIS Circuitos Sequenciais e Flip-Flops Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau Slides baseados nas aulas do Prof. Rodrigo Moreira Bacurau O que será visto nesta aula Flip-Flop
APOSTILA DE ELETRÔNICA DIGITAL II
MINISTÉRIO DA EDUCAÇÃO INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SÃO PAULO CAMPUS DE PRESIDENTE EPITÁCIO APOSTILA DE ELETRÔNICA DIGITAL II Prof. Andryos da Silva Lemes Esta apostila é destinada
Flip-Flop. Uma das coisa importantes que se pode fazer com portas booleanas é criar memória.
Uma das coisa importantes que se pode fazer com portas booleanas é criar memória. Se as portas forem dispostas corretamente, elas vão selembrar do valor de entrada. A memória é baseada num conceito de
Circuito integrado Temporizador 555. Circuito Integrado Temporizador (Timer) 555
Circuito Integrado Temporizador (Timer) 555 Apesar de não se tratar de um componente digital, faremos agora um estudo do Timer 555. Este circuito Integrado é largamente utilizado como base de marcação
Aula 12. Flip-Flop Parte 1. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira
Aula 2 Flip-Flop Parte SEL 044 - Sistemas Digitais Prof. Dr. Marcelo Andrade da Costa Vieira Combinacionais X Sequenciais l Circuitos Combinacionais: o valor da saída no instante t depende apenas da combinação
Latches. Flip-Flops ALBERTO WILLIAN MASCARENHAS.
Latches e Flip-Flops ALBERTO WILLIAN MASCARENHAS Circuitos combinacionais Em qualquer instante de tempo, níveis lógicos das saídas depende apenas dos níveis lógicos das entradas Condições de entrada anteriores
CRONÔMETRO DIGITAL PROJETO
CRONÔMETRO DIGITAL PROJETO OBJETIVOS: a) Verificação do funcionamento dos contadores; b) Aplicabilidade de circuitos contadores; c) Verificação do funcionamento de um cronômetro digital. INTRODUÇÃO TEÓRICA
Sistemas Digitais Módulo 10 Circuitos Sequenciais: Latches e Flip-Flops
Universidade Federal de Uberlândia Faculdade de Computação Sistemas Digitais Módulo 0 Circuitos Sequenciais: Latches e Flip-Flops Graduação em Sistemas de Informação Disciplina: Sistemas Digitais Prof.
Capítulo 5 - Flip-Flops e Dispositivos Correlatos
Capítulo 5 - Flip-Flops e Dispositivos Correlatos Introdução: Os circuitos considerados até o momento eram todos circuitos combinacionais, onde a saída é determinada pelos valores presentes nas entradas,
CAPÍTULO 2 ELEMENTOS DE LÓGICA SEQUENCIAL
4 CAPÍTULO 2 ELEMENTOS DE LÓGICA SEQUENCIAL Sumário 2.. Introdução... 6 2.2. Flip-Flops... 7 2... Flip-Flop RS Básico... 7 2..2. Flip-Flop RS com Clock... 9 2..3. Flip-Flop JK... 2 2..4. Entradas Assíncronas...
CIRCUITOS INTEGRADOS COMERCIAIS - TTL
CIRCUITOS INTEGRADOS COMERCIAIS - TTL OBJETIVOS: a) conhecer os parâmetros mais importantes da família lógica TTL; b) conhecer faixas de nível lógico c) entender o significado de Fan-out e Fan-in INTRODUÇÃO
FIGURA 5-1 Diagrama geral de um sistema digital. Sistemas Digitais: Princípios e Aplicações Ronald J. Tocci e Neal S. Widmer Capítulo 5 Prentice Hall
FIGURA 5-1 Diagrama geral de um sistema digital. FIGURA 5-2 Símbolo geral para um flip-flop e definição dos seus dois estados de saída possiveis. FIGURA 5-3 Um latch com portas NDA tem dois estados de
Lógica: Combinacional x Sequencial
UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ DEPARTAMENTO ACADÊMICO DE ELETROTÉCNICA ELETRÔNICA DIGITAL - ET75C Prof.ª Elisabete Nakoneczny Moraes Aula 6 - Flip Flop Multivibrador biestável Curitiba, 2 maio
Eletrônica Digital. Circuitos Lógicos Sequenciais PROF. EDUARDO G. BERTOGNA UTFPR / DAELN
Eletrônica Digital Circuitos Lógicos Sequenciais PROF. EDUARDO G. BERTOGNA UTFPR / DAELN Circuitos Sequenciais vs Combinacionais Os circuitos lógicos combinacionais são aqueles em que suas saídas a qualquer
Latches e Flip-Flops. Circuitos Lógicos. DCC-IM/UFRJ Prof. Gabriel P. Silva
Latches e Flip-Flops Circuitos Lógicos DCC-IM/UFRJ Prof. Gabriel P. Silva Diagrama Geral de um Sistema Digital Latch com Portas NOR Diagrama de Tempos Latch com Portas NOR Gated Latch c/ portas NOR R R
Marco A. Zanata Alves PROJETOS DIGITAIS E MICROPROCESSADORES 1
PROJETOS DIGITAIS E MICROPROCESSADORES CIRCUITOS SEUENCIAIS Marco A. Zanata Alves PROJETOS DIGITAIS E MICROPROCESSADORES 1 INVERSORES CMOS PROJETOS DIGITAIS E MICROPROCESSADORES 2 INVERSORES CMOS PROJETOS
Circuitos Digitais. Conteúdo. Circuitos Sequenciais. Combinacionais x Sequenciais. Circuitos Sequenciais. Circuitos Sequenciais
Ciência da Computação Conteúdo Circuitos Combinacionais Sequenciais Flip-Flops e Dispositivos Sequenciais Flip-Flop RS com Entrada de Clock com Entradas Preset e Clear Prof. Sergio Ribeiro Exercício Material
Universidade Federal do ABC
Universidade Federal do ABC Eletrônica Digital Aula 09: Considerações Gerais e Aplicações de Flip-Flop TOCCI, Sistemas Digitais, Sec. 5.11-5.23 http://sites.google.com/site/eletdigi/ 1 Entradas Assíncronas
ELETRÔNICA DIGITAL. Parte 12 Latches e Flip-Flops. Professor Dr. Michael Klug. 1 Prof. Michael
ELETRÔNICA DIGITAL Parte 2 Latches e Flip-Flops Professor Dr. Michael Klug Circuitos Sequenciais Circuitos Combinacionais: As saídas em qualquer instante de tempo dependem apenas dos valores das entradas
CONTADORES DIGITAIS (Unidade 6)
MINISTÉRIO DA EDUCAÇÃO SECRETARIA DE EDUCAÇÃO PROFISSIONAL E TECNOLÓGICA INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SANTA CATARINA BACHARELADO EM CIÊNCIA DA COMPUTAÇÃO DISCIPLINA: ELETRÔNICA
Flip-Flops Sincronizados tipo D
Flip-Flops Sincronizados tipo D Um FF sincronizado depende diretamente de pulsos de clock para a sua liberação (enable). Veja abaixo um FF do tipo D implementado a partir de um FF RS básico. Analisando
Eletrônica Digital II. Exemplo de um CI com encapsulamento DIP. Diagrama do CI 74XX76.
Eletrônica Digital II Exemplo de um CI com encapsulamento DIP. Diagrama do CI 74XX76. Esquema interno do protoboard e colocação do CI com ligações. Aula Prática Ensaio Um Flip-Flop JK a) Objetivo: Testar
FF-JK, FF-D, Latch D e Aplicações FF. Tiago Alves de Oliveira
FF-JK, FF-D, Latch D e Aplicações FF Tiago Alves de Oliveira Flip-Flop J-K com Clock A abaixo mostra um flip-flop J-K com clock disparado por borda de subida do sinal de clock. Flip-Flop J-K com Clock
CIRCUITO INTEGRADO 555
CIRCUITO INTEGRADO 555 1-INTRODUÇÃO O circuito integrado 555 foi lançado no mercado por volta de 1973 e de lá para cá seu campo de aplicação foi expandido de maneira assustadora. Normalmente o CI 555 se
Circuitos Seqüenciais Latches e Flip-Flops
UNIVASF Eletrônica Digital I Circuitos Seqüenciais Latches e Flip-Flops Material do professor Rodrigo Ramos (UNIVASF) Circuitos Seqüenciais Circuitos Digitais Combinatório: As saídas, em qualquer instante,
Os circuitos seqüenciais podem ser classificados em três tipos:
1 Circuitos Combinacionais: São circuitos cuja saída depende apenas dos valores das entradas. Circuitos Sequenciais: São circuitos cuja saída depende tanto do valor atual das entradas quanto do valor anterior
CIRCUITOS SEQÜENCIAIS. Um modo de classificar os circuitos digitais seria subdividi-los em: - circuitos combinacionais; - circuitos seqüenciais.
CIRCUITOS SEÜENCIAIS Um modo de classificar os circuitos digitais seria subdividi-los em: - circuitos combinacionais; - circuitos seqüenciais. Os circuitos combinacionais são aqueles em que as saídas dependem
CIRCUITOS DIGITAIS. Circuitos Sequenciais e Flip-Flops. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau
CIRCUITOS DIGITAIS Circuitos Sequenciais e Flip-Flops Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau Slides baseados nas aulas do Prof. Rodrigo Moreira Bacurau O que será visto nesta aula Latches
FLIP-FLOPS: RS e D (teoria)
FLIP-FLOPS: RS e D (teoria) A eletrônica digital divide-se basicamente em duas áreas: a) lógica combinacional: que é caracterizada por circuitos cujas saídas dependem das entradas presentes no instante
Eletrônica Digital I TE050. Circuitos Seqüenciais
Universidade Federal do Paraná Setor de Tecnologia Departamento de Engenharia Elétrica Eletrônica Digital I TE050 Circuitos Seqüenciais Prof. Lúcio Mauro M. Tonon 1 Circuitos Seqüenciais A grande maioria
ELD - Eletrônica Digital Aula 6 Circuitos Sequenciais Latches e Flip-Flops. Prof. Antonio Heronaldo de Sousa
ELD - Eletrônica Digital Aula 6 Circuitos Sequenciais Latches e Flip-Flops Prof. Antonio Heronaldo de Sousa Agenda - Circuitos Sequenciais - Conceitos - Conceito e circuitos de Latch RS - Aplicações do
FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR
FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR Os FFs sincronizados podem ter entradas adicionais, denominadas assíncronas, pois estas se sobrepõem às demais. Essas entradas comumente denominadas PR e
Eletrônica Digital II. Flip-Flop s. Prof. Msc. Getúlio Teruo Tateoki 1
Eletrônica Digital II Flip-Flop s Prof. Msc. Getúlio Teruo Tateoki 1 Diagrama geral de um sistema digital Prof. Msc. Getúlio Teruo Tateoki 2 Símbolo geral para um flip-flop e seus dois estados de saída
FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR
FLIP FLOPS PR E CLR FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR Os FFs sincronizados podem ter entradas adicionais, denominadas assíncronas, pois estas sobrepõem-se às demais. Essas entradas comumente
LÓGICA DIGITAL CONCEITOS DE CLOCK RELÓGIOS (CLOCK) Prof. Celso Candido ADS / REDES / ENGENHARIA
RELÓGIOS (CLOCK) 1 Em muitos circuitos digitais, a ordem em que os eventos ocorrem é crítica. Às vezes um evento deve preceder outro, ou então dois eventos deverão ocorrer simultaneamente, para as relações
INSTITUTO DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA. Flip - Flops
INSTITUTO DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA Flip - Flops Relatório técnico apresentado como requisito parcial para obtenção de aprovação na disciplina de Sistemas
FLIP-FLOPS JK e T. Na saída da porta A, temos J.Q e na saída da porta B temos K.Q
FLIP-FLOPS JK e T O FF JK é um dos mais versáteis utilizados em circuitos lógicos, sendo por isso considerado como FF Universal. A figura abaixo mostra um FF JK implementado a partir de um FF RS sincronizado
Sistemas Digitais Circuitos Sequenciais Básicos (Latches e Flip-Flops) Horácio Neto Nuno Horta João Paulo Carvalho
Sistemas Digitais Circuitos Sequenciais Básicos (Latches e Flip-Flops) Horácio Neto Nuno Horta João Paulo Carvalho Circuitos Sequenciais Circuitos Sequenciais: o comportamento do circuito depende não só
Pulsos Digitais, Sinais de Clock e FF. Tiago Alves de Oliveira
Pulsos Digitais, Sinais de Clock e FF Tiago Alves de Oliveira Pulsos Digitais Como voce pode ver na explicac a o sobre latches S-R, ha situac o es nos sistemas digitais em que um sinal passa de um estado
APÊNDICE A Resumo Teórico
EPUSP - PS 35/355 - LABOATÓIO DIGITAL APÊNDIE A esumo Teórico E.T.M. e..s./5 (revisão). ONTADOES E EGISTADOES ontadores são circuitos seqüenciais que têm por principal objetivo armazenar o número de eventos
INSTITUTO DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA RELÓGIO DIGITAL -MONTAGEM COM CONTADOR COMERCIAL
INSTITUTO DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA RELÓGIO DIGITAL -MONTAGEM COM CONTADOR COMERCIAL Relatório técnico apresentado como requisito parcial para obtenção de
LABORATÓRIO DE ELETRÔNICA DIGITAL Experiência 7: Análise de Circuitos Biestáveis
33 1. Objetivo Analisar a operação de circuitos biestáveis: latches e flip-flops tipo RS, JK, T e D. 2. Conceito Um latch ou um flip-flop também são conhecidos como dispositivos biestáveis. Os biestáveis
Um flip-flop S-R Sincrono depende da habilitação de suas entradas por um sinal de clock para que essas possam alterar o estado do mesmo.
6.0 Flip-flop São células básicas de uma memória, ou seja, são capazes de memorizar um bit. Um conjunto de flip-flops é capaz de armazenar vários bits, ou seja, uma informação que pode representar o estado
Eletrônica Digital para Instrumentação. Herman Lima Jr.
G03 Eletrônica Digital para Instrumentação Prof: [email protected] Centro Brasileiro de Pesquisas Físicas Ministério da Ciência, Tecnologia e Inovação (MCTI) Parâmetros de circuitos integrados lógicos Dispositivos
CIRCUITOS DIGITAIS. Contadores. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau. Slides baseados nas aulas do Prof. Rodrigo Moreira Bacurau
CIRCUITOS DIGITAIS Contadores Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau Slides baseados nas aulas do Prof. Rodrigo Moreira Bacurau O que será visto nesta aula Contadores assíncronos. Contadores
Capítulo 3 Circuitos lógicos seqüenciais: flip-flops, latches, contadores e registradores
Capítulo 3 Circuitos lógicos seqüenciais: flip-flops, latches, contadores e registradores Introdução Circuitos combinacionais x sequenciais Elemento básico: FLIP-FLOP (FF) Armazena informação (reter estado)
BLOCOS DE FUNÇÃO. Figura 1 - Tela de programação com ambiente selecionado para Bloco de Funções
BLOCOS DE FUNÇÃO Desde que as primeiras linguagens de programação foram desenvolvidas, houve um considerável avanço em termos de facilitação para que o usuário pudesse escrever mais rapidamente o programa
MINISTÉRIO DA EDUCAÇÃO CEFET/SC - Unidade de São José. Curso Técnico em Telecomunicações REGISTRADORES. Marcos Moecke. São José - SC,
MINISTÉRIO DA EDUCAÇÃO - Unidade de São José Curso Técnico em Telecomunicações REGISTRADORES Marcos Moecke São José - SC, 24-2 SUMÁRIO 6. REGISTRADORES... 1 6.1 REGISTRADORES DO TIPO PORTA PARALELA...1
Circuitos Sequenciais
Circuitos Sequenciais Flip-Flop RS Circuitos sequenciais tem suas saídas dependentes dos sinais de entrada, ou estados anteriores que permanecem armazenados O Flip-Flop: Dispositivo que possui dois estados
ELETRÔNICA DIGITAL II
ELETRÔNICA DIGITAL II Parte 2 Latch, Flip-Flop e Contadores Prof.: Michael Latch e Flip-Flop DESAFIO : Projetar um contador de até 99 para contar o número de veículos que entram em um estacionamento; 2
CIRCUITOS SEQUENCIAIS (Unidade 5)
MINISTÉRIO DA EDUCAÇÃO SECRETARIA DE EDUCAÇÃO PROFISSIONAL E TECNOLÓGICA INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SANTA CATARINA BACHARELADO EM CIÊNCIA DA COMPUTAÇÃO DISCIPLINA: ELETRÔNICA
CURSO DE ELETRÔNICA DIGITAL OS FLIP-FLOPS E FUNÇÕES LÓGICAS EM CIRCUITOS INTEGRADOS
LIÇÃO 7 OS FLIP-FLOPS E FUNÇÕES LÓGICAS EM CIRCUITOS INTEGRADOS Na lição anterior aprendemos como funcionam os principais tipos de flip-flops, verificando que, dependendo dos recursos que cada um possua,
7. Funções de Lógica Combinacional. 7. Funções de Lógica Combinacional 1. Somadores Básicos. Objetivos. Objetivos. Circuitos Digitais 03/11/2014
Objetivos 7. Funções de Lógica Combinacional Fazer distinção entre meio-somadores e somadores-completos Usar somadores-completos para implementar somadores binários em paralelo Explicar as diferenças entre
ENTRADAS ASSÍNCRONAS NOS FLIP-FLOPS PR(preset) e CLR(clear) FF RS com entradas PR e CLR
ENTRADAS ASSÍNCRONAS NOS FLIP-FLOPS PR(preset) e CLR(clear) As entradas assíncronas comandam os FFs, sobrepondo-se às demais. Denominadas PR (preset) e CLR (clear) essas entradas podem comandar o modo
Circuitos Digitais Contadores. Orivaldo Santana Jr. [email protected]
Circuitos Digitais Contadores Orivaldo Santana Jr. [email protected] Roteiro Introdução Contadores Assíncronos Crescentes Contadores Assíncronos Decrescentes Contador Assíncrono Crescente/Decrescente Introdução
CENTRO TECNOLÓGICO ESTADUAL PAROBÉ CURSO DE ELETRÔNICA
CENTRO TECNOLÓGICO ESTADUAL PAROBÉ CURSO DE ELETRÔNICA SISTEMAS ANALÓGICOS Prática: 4 Assunto: Amplificador Operacional - Parte IV Objetivos: Montar e testar as configurações de comparadores. Material
LATCHES e FLIP-FLOPs. Aula 15 GRECO-CIN-UFPE
LATCHE e FLIP-FLOPs Aula 5 GECO-CIN-UFPE Latches e Flip-FlopsFlops Como implementar uma célula de memória? r n- r n-2 r n-3 r n-4 r egistrador de n bits célula {,} = bit de informação Flip-Flop/LatchesFlop/Latches
III. Representações das portas lógicas (recordação): Figura 1: Símbolos padronizados e alternativos para várias portas lógicas e para o inversor 2
CIRCUITOS LÓGICOS COMBINACIONAIS I. Objetivos: Realizar os passos necessários para obter uma expressão do tipo soma-de-produtos com o objetivo de projetar um circuito lógico na sua forma mais simples.
1 AULA 01 FLIP-FLOPS CURSO DE ENGENHARIA ELÉTRICA DISCIPLINA: CIRCUITOS DIGITAIS II PROFESSOR: VLADEMIR DE J. S. OLIVEIRA
CURSO DE ENGENHARIA ELÉTRICA DISCIPLINA: CIRCUITOS DIGITAIS II PROFESSOR: VLADEMIR DE J. S. OLIVEIRA 1 AULA 01 FLIP-FLOPS 1.1 ORIENTAÇÕES PARA OS GRUPOS: Usar roupas adequadas: Calça jeans, sapato fechado,
Circuitos Sequenciais
ircuitos Sequenciais! ircuitos Sequenciais ircuitos em que há uma realimentação da saída para a entrada, denominada estado interno. As condições atuais da entrada e do estado interno determinem a condição
Circuitos Seqüenciais
ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES I Circuitos Seqüenciais prof. Dr. César Augusto M. Marcon prof. Dr. Edson Ifarraguirre Moreno 2 / 13 Sistemas Digitais Definição funcional: Aparato dotado de conjuntos
UNIVERSIDADE FEDERAL DO CEARÁ DEPARTAMENTO DE ENGENHARIA EM TELEINFORMÁTICA DISCIPLINA: PROJETO LÓGICO DIGITAL PROFESSOR: ALEXANDRE COELHO
UNIVERSIDADE FEDERAL DO CEARÁ DEPARTAMENTO DE ENGENHARIA EM TELEINFORMÁTICA DISCIPLINA: PROJETO LÓGICO DIGITAL PROFESSOR: ALEXANDRE COELHO PRÁTICA 13 FLIP FLOPS D e JK 1. Objetivos: Familiarização com
AULA 2 Implementação de Flip-Flops dos tipos JK e RS Livro Texto pág. 113 a 117 e 124 e 146 a 148 e 150 a 152.
NOTA DE AULA NE7720 ITEMA DIGITAI - II AULA 2 Implementação de Flip-Flops dos tipos JK e R Livro Texto pág. 3 a 7 e 24 e 46 a 48 e 50 a 52..) Estudo do F/F tipo JK. a) Tabela da verdade do F/F tipo JK.
Disciplina ELETRÔNICA DIGITAL
Disciplina ELETRÔNICA DIGITAL Eletrônica Digital MÓDULO UM: Estudo dos sistemas seqüenciais e desenvolvimento de elemento de memória latch-ne e nascimento dos flip-flops tipos T, RS, JK e D, solução de
SISTEMAS DIGITAIS MEMÓRIAS E CIRCUITOS DE LÓGICA PROGRAMÁVEL
MEMÓRIAS E CIRCUITOS DE LÓGICA PROGRAMÁVEL Setembro de MEMÓRIAS - SUMÁRIO: MEMÓRIAS INTEGRADAS RAM ROM PROM EPROM LÓGICA PROGRAMÁVEL PLAs PALs FPGAs Setembro de MEMÓRIAS - MEMÓRIAS Na sequência do estudo
Arquitetura e Organização de Computadores
Arquitetura e Organização de Computadores Interconexão do Computador Givanaldo Rocha de Souza http://docente.ifrn.edu.br/givanaldorocha [email protected] Material do prof. Sílvio Fernandes -
FLIP-FLOPS FLOPS. INTRODUÇÃO Os circuitos anteriormente estudados são chamados de
FLIP-FLOPS FLOPS INTRODUÇÃO Os circuitos anteriormente estudados são chamados de circuitos combinacionais porque os níveis n lógicos l de saída dependem apenas dos níveis n lógicos l nas entradas. (os
SISTEMAS DIGITAIS ELEMENTOS DE TECNOLOGIA
ELEMENTOS DE TECNOLOGIA ELEMENTOS DE TECNOLOGIA - 2 SUMÁRIO: CIRCUITOS INTEGRADOS TECNOLOGIAS COMPONENTES TTL NÍVEIS LÓGICOS FAN-OUT E FAN-IN LÓGICA POSITIVA ELEMENTOS DE TECNOLOGIA - 3 CIRCUITOS INTEGRADOS
Contador. A ideia básica de um contador. Os flip-flops podem ser conectados juntos para realizar
A função de contagem é importante em sistemas digitais. Existem muitos tipos de contadores digitais, mas a finalidade básica deles é contar eventos representados por transições de níveis ou pulsos. Para
DISPOSITIVOS OPTOELETRÔNICOS Leds e Fotodiodos
DISPOSITIVOS OPTOELETRÔNICOS Leds e Fotodiodos OBJETIVOS: Analisar o funcionamento de um acoplador optoeletrônico e a performance dos dispositivos emissores de luz (leds). INTRODUÇÃO TEÓRICA A optoeletrônica
CURSO DE ELETRÔNICA DIGITAL OS ELEMENTOS BIESTÁVEIS FLIP-FLOP R-S
LIÇÃO 6 OS ELEMENTOS BIESTÁVEIS Na lição anterior analisamos os modos segundo os quais podemos saber o que acontece quando combinamos funções lógicas. Vimos os procedimentos utilizados para implementar
Flip-Flops (Aplicações) Prof. Rômulo Calado Pantaleão Camara
Flip-Flops (Aplicações) Prof. Rômulo Calado Pantaleão Camara Carga Horária: 2h/60h Pulsos Digitais Pulso positivo: executa sua função quando está em nível alto Pulso negativo: executa sua função quando
Circuitos de Apoio. UEM/CTC Departamento de Informática Curso: Ciência da Computação Professor: Flávio Rogério Uber
UEM/T Departamento de Informática urso: iência da omputação Professor: Flávio Rogério Uber ircuitos de poio Obs.: a elaboração deste material foi baseada no material do prof. Dr. João ngelo Martini (UEM/DIN)
Princípios Básicos de CLP
Princípios Básicos de CLP Conceitos de CLP C : Controlador L : Lógico P : Programável Equipamento dedicado que surgiu como opção para a substituição e simplificação de ligações físicas (fios e relés) nos
Síntese de máquinas de estados. Equação característica de flip-flops
V. 9523 V. 9523 Equação característica de flip-flops * representa o próximo valor para * é função de e das entradas de controlo: flip-flop tipo D: * = D copia para o que está em D flip-flop tipo T: * =
Escola Secundária c/3º CEB José Macedo Fragateiro. Curso Profissional de Nível Secundário. Componente Técnica. Disciplina de
Escola Secundária c/3º CE José Macedo Fragateiro Curso Profissional de Nível Secundário Componente Técnica Disciplina de Sistemas Digitais e Arquitectura de Computadores 2009/2010 Módulo 2: Álgebra e Lógica
Circuitos Seqüenciais
ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES I Circuitos Seqüenciais Contadores prof. Dr. César Augusto M. Marcon prof. Dr. Edson Ifarraguirre Moreno 2 / 8 Introdução Contadores são circuitos de natureza
Lista de Exercícios 6 Elementos de memória: latches, flip-flops e registradores
Universidade Federal de Itajubá ITI - Instituto de ngenharia de istemas e Tecnologia da Informação LT0 letrônica igital I Lista de xercícios lementos de memória: latches, flip-flops e registradores ) Levante
