ANÁLISE DE SIST. SEQUENCIAIS SÍNCRONOS. Sel Sistemas Digitais Prof. Homero Schiabel

Documentos relacionados
SISTEMAS DIGITAIS CIRCUITOS SEQUENCIAIS BÁSICOS

Universidade Federal de Santa Catarina Centro Tecnológico Departamento de Informática e Estatística Curso de Graduação em Ciências da Computação

Circuitos Seqüenciais: Latches e Flip-Flops. Fabrício Noveletto

CAPÍTULO 6 CIRCUITOS SEQUENCIAIS IV: PROJETO DE REDES SEQUENCIAIS

Circuitos Digitais Cap. 6

Universidade Federal de Santa Catarina Centro Tecnológico Departamento de Informática e Estatística Curso de Graduação em Ciências da Computação

Circuitos Sequenciais. Sistemas digitais

Índice. Modelos e Procedimentos

Memorias. Flip-Flop RS básico (Assíncrono) preencher. Tabela da verdade S R Q A S Q

Sistemas Digitais para Computação. AULAS TEÓRICAS 19 a 33

TÉCNICAS DIGITAIS I (CURSO DE ENGENHARIA DE TELECOMUNICAÇÕES)

Circuitos Lógicos Aula 23

Figura 1 - Diagrama de um sistema de controle de temperatura que requer conversão analógico-digital para permitir o uso de técnicas de processamento

FLIP-FLOPS FLOPS. INTRODUÇÃO Os circuitos anteriormente estudados são chamados de

Conceitos básicos do

Disciplina: Laboratório de Circuitos Digitais

CAPÍTULO 5 CIRCUITOS SEQUENCIAIS

Projeto de Máquinas de Estado

INSTITUTO DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA CONTADORES

CIRCUITOS. FLIP FLOPs

Colégio Metrópole. Curso Técnico Instrumentação e Automação Industrial

Circuitos sequenciais elementares

Contadores. Contadores Assíncronos Crescentes

DATA: HORÁRIO DE ENTRADA: HORÁRIO DE SAÍDA: BANCADA: NOMES DOS COMPONENTES DO GRUPO DE TRABALHO:

Circuitos Digitais Contadores. Orivaldo Santana Jr.

CONSTRUÍNDO OS SISTEMAS SEQÜENCIAIS PELA ASSOCIAÇÃO DOS FLIPs/FLOPs À UMA LÓGICA COMBINACIONAL.

Eletrônica Digital II. Exemplo de um CI com encapsulamento DIP. Diagrama do CI 74XX76.

- SISTEMAS DIGITAIS II

Capítulo 7 Circuitos sequenciais: latches, flipflops, registradores, contadores

VHDL Lógica Síncrona. Sinais de Saída. Sinais de Entrada. barreira. carg. VHDL -Lógica Síncrona

Sistemas Digitais I LESI :: 2º ano. Conceitos sobre Sistemas Sequenciais

CAPÍTULO 4 CIRCUITOS SEQUENCIAIS II: CONTADORES ASSÍNCRONOS

SISTEMAS DIGITAIS LETI, LEE Ano lectivo de 2013/2014 Trabalho 3 Latches e Flip-Flops

Flip-Flops. Slide 1. Flip-flop NOR SR cruzado. Reiniciar Configurar Reter Não usado. Flip-flop NAND SR cruzado. Reiniciar Configurar Reter Não usado

UNIVERSIDADE FEDERAL DE SANTA MARIA CENTRO DE TECNOLOGIA DEPARTAMENTO DE ELETRÔNICA E COMPUTAÇÃO. Caderno Didático - Disciplina de Sistemas Digitais A

Capítulo VIII Registradores de Deslocamento e Contadores

Projecto e Controlo em Lógica Digital

Pontifícia Universidade Católica do Rio Grande do Sul Faculdade de Engenharia Circuitos Digitais - ECA. Prof. Dr. Fabian Vargas.

MINISTÉRIO DA EDUCAÇÃO IFSC - Campus São José. CST em Telecomunicações ELETRÔNICA DIGITAL CONTADORES. Marcos Moecke

Arquitectura de Computadores (I)

Apostila para Eletrônica ELETRÔNICA DIGITAL I

LABORATÓRIO DE ELETRÔNICA DIGITAL Experiência 9: Análise de Circuitos com Contadores

Tecnicas com Sistemas Digitais

Disciplina: Laboratório de Circuitos Digitais

Análise e Projeto de Contadores Síncronos. Circuitos Lógicos Prof. Daniel D. Silveira

Circuitos sequenciais elementares

Flip-Flops (Aplicações) Prof. Rômulo Calado Pantaleão Camara

Sistemas Digitais I LESI :: 2º ano. Questões Práticas de Sistemas Sequenciais

ROTEIRO DE LABORATÓRIO

UFSM-CTISM. Circuitos Digitais Contadores Aula-11

Aula 09. Memórias e Circuitos Digitais Seqüenciais

Instituto Tecnológico de Aeronáutica - ITA Divisão de Engenharia Eletrônica Departamento de Eletrônica Aplicada Laboratório de EEA-21

Concurso Público para Cargos Técnico-Administrativos em Educação UNIFEI 30/08/2009

Projeto Dirigido: Genius

MINISTÉRIO DA EDUCAÇÃO CEFET/SC - Unidade de São José. Curso Técnico em Telecomunicações CONTADORES. Marcos Moecke

IMPLEMENTAÇÃO DE AULAS PRÁTICAS DE CIRCUITOS INTEGRADOS NA GRADUAÇÃO DE ENGENHARIA ELETRÔNICA

Circuitos Lógicos Registradores e Contadores

Contadores (Aula1) Prof. Rômulo Calado Pantaleão Camara

SISTEMAS DIGITAIS CONTADORES

Práticas de laboratório de Eletrônica Digital

CIRCUITOS SEQUÊNCIAIS

Universidade Federal de Santa Catarina Centro Tecnológico Departamento de Informática e Estatística Curso de Graduação em Ciências da Computação

EXPERIMENTS MANUAL Manual de Experimentos Manual de Experimentos

11. CIRCUITOS INTEGRADOS DEDICADOS AO ACIONAMENTO E CONTROLE DE FONTES CHAVEADAS

Circuitos Seqüenciais

Programação de CLPs por 1. Diagramas de Contato

Eletrônica Digital Mecatrônica 2º Etapa. Apostila de Eletrônica Digital

Eletrônica Digital 1 PET - Engenharia Elétrica UFC Março

Projecto 2. Simulação e Layout de um gerador de sequência usando lógica C2MOS

O USO DE UM SENSOR DE LUZ LINEAR COMO RECURSO DIDÁTICO PARA DEMONSTRAR PRINCÍPIOS DE DIFRAÇÃO E ESPECTROSCOPIA

Básculas, Flip-Flops e Debouncing

DATA: HORÁRIO DE ENTRADA: HORÁRIO DE SAÍDA: BANCADA: NOMES DOS COMPONENTES DO GRUPO DE TRABALHO: PROJETO - CONTADORES ASSÍNCRONOS

Capítulo I Portas Lógicas Básicas

Ministério da Educação Universidade Federal do Ceará Pró-Reitoria de Graduação

LABORG. Parte 3 - VHDL: Processos, Paralelismo e o Comando process. Fernando Gehm Moraes Ney Laert Vilar Calazans

APOSTILA DE ELETRÔNICA DIGITAL II

Lab 3. Timing Timing Constraints Simulação

Pontifícia Universidade Católica do Rio Grande do Sul Faculdade de Engenharia Eletrônica Digital - ECA. Prof. Fabian Vargas ÍNDICE

APOSTILA DE TÉCNICAS DIGITAIS LDM1 PROF ANDRÉ GARCIA

Ficha da Unidade Curricular

DECODIFICADOR DE DISPLAY DE 7 SEGMENTOS COM LATCH

Introdução. de Eletrônica Digital (Parte II) Universidade Federal de Campina Grande Departamento de Sistemas e Computação. Carga Horária: 60 horas

Álgebra de Boole e Teorema de De Morgan Prof. Rômulo Calado Pantaleão Camara. Carga Horária: 2h/60h

CAPÍTULO 5 CONTADORES NA FORMA DE CIRCUITO INTEGRADO

Circuitos Digitais. Tipos de circuitos digitais: Circuitos combinacionais Circuitos sequenciais

DRAFT. CLP e SDCD CONCURSO PETROBRAS. Questões Resolvidas TÉCNICO DE MANUTENÇÃO JÚNIOR - ELETRÔNICA

UNIVERSIDADE DO ESTADO DE SANTA CATARINA - UDESC CENTRO DE CIÊNCIAS TECNOLÓGICAS CCT DEPARTAMENTO DE ENGENHARIA ELÉTRICA DEE

Microprocessadores II - ELE 0327 CAPÍTULO 2 ESTUDO DA CPU 8086/88

Controle de elevador

Arquitetura de Computadores Circuitos Combinacionais, Circuitos Sequênciais e Organização de Memória

CPM Programa de Certificação do Pessoal de Manutenção. Instrumentação. Eletrônica Digital A B C + A B C + A B C = Y _ A. (B + C).

CAPÍTULO 5. INTERFACES PARA PERIFÉRICOS DE ARMAZENAMENTO INTERFACES DIVERSAS: FIREWIRE, SPI e I 2 C INTERFACES COM O MUNDO ANALÓGICO

3.a Aula Prática Projeto de Circuitos Sequenciais com FPGA. Projeto e simulação de um gerador de frequência

EA773 - Experimento 5

CEFET/RJ - Centro Federal de Educação Tecnológica Celso Suckow da Fonseca Rio de Janeiro, 13 de novembro de 2008.

Conversor Analógico /Digital

Período: 4º Disciplina: Técnicas e Sistemas Digitais

ANO LETIVO 2015 / 2016

Portas lógicas e Circuitos. Marcos Monteiro, MBA

Transcrição:

ANÁLIE DE IT. EUENCIAI ÍNCRONO el 44 - istemas Digitais Prof. Homero chiabel

ELEMENTO DE MEMÓRIA: LATCHE E FLIP-FLOP FLOP

Latch R Latch R R R R * 0 0 0 0 0 **

R Latch R TABELA DE EXCITAÇÃO DIAGRAMA DE ETADO Entradas de excitação Estado presente R * 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 X X Estado futuro Não muda REET ET Proibido EUAÇÃO CARACTERÍTICA * = + R

Ck Latch R Latch R íncrono R 0XX 0X 0 DIAGRAMA DE ETADO CR 0 0 0XX X0 TABELA DE EXCITAÇÃO Ck R * 0 0 X X 0 0 X X 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 X X Mantém Não muda REET ET Proibido

Latch R K-MAP EUAÇÃO CARACTERÍTICA * = C + R + C e C = 0 * = e C = * = + R (*) C = CK que é a eq. característica do R simples

FF R M FLIP-FLOP Latches inadequados para uso em sistemas seqüenciais síncronos quando o sinal de Enable está ativo, as entradas são gatilhadas diretamente com a saída Portanto: qualquer mudança na entrada de excitação causa imediatamente uma mudança na saída do latch uando o Enable está ativo o Latch comporta-se como Circuito Combinacional!

FF R M FLIP-FLOP olução controle de tempo CLOCK para restringir os tempos nos quais os estados dos elementos de memória podem mudar C Ck R Ck R Flip-flop Mestre-Escravo R

FF R M FLIP-FLOP = à do latch simples Equação característica * = + R aída do latch R reage imediatamente a mudanças na entrada aída do FF R controlada pelo pulso de C C Ck R Ck R Flip-flop Mestre-Escravo R

FF R M Flip-flop R Mestre-Escravo C Ck R Ck R TABELA DE EXCITAÇÃO DIAGRAMA DE ETADO x0 0x

FF R M Flip-flop Tipo D Mestre-Escravo C D Ck Ck TABELA DE EXCITAÇÃO DIAGRAMA DE ETADO EUAÇÃO CARACTERÍTICA * = D

FF JK M Flip-flop JK Mestre-Escravo DIAGRAMA DE ETADO TABELA DE EXCITAÇÃO x x0 0x x EUAÇÃO CARACTERÍTICA? DIAGRAMA LÓGICO?

FF JK M Flip-flop JK Mestre-Escravo DIAGRAMA DE ETADO DIAGRAMA LÓGICO x x0 0x x EUAÇÃO CARACTERÍTICA * = K + J

FF Tipo D Flip-flop Tipo D sensível à borda ensibilidade a bordas elimina as transições não estáveis período durante o qual o sinal na entrada de excitação é disponibilizado ao Latch do FF = muito curto. ímbolo Lógico padrão IEEE, do FF D sensível à subida de borda. TABELA DE EXCITAÇÃO O pequeno triângulo na entrada CLK indica que o dispositivo é disparado em borda positiva.

FF JK e tipo T Flip-flop JK sensível à borda Flip-flop tipo T EUAÇÃO CARACTERÍTICA * = J + K O pequeno triângulo e o cículo na entrada CLK indicam que o dispositivo é sensível a transições em borda negativa. EUAÇÃO CARACTERÍTICA * = J + K TABELA DE EXCITAÇÃO = T + T

FF JK e tipo T UMÁRIO LATCHE E FF Dispositivo Equação Característica Latch R Latch R Gatilhado Latch D Flip-flop R Flip-flop D Flip-flop JK Flip-flop T (sensível a borda) Flip-flop T (com relógio) * = + R * = C + R + C * = DC + C * = + R * = D * = K + J * = * = T + T

FF JK e tipo T Exercício Análise de sist. sequencial síncrono. Determinar: Tabela de Estado; Diagrama de Estado; Diagrama de tempo equência de entrada: X = 00000 Estado inicial: y = 0 x 2 3 z 2 2 3 2 3 y T y CLK Clock

FF JK e tipo T Exercício Análise de sist. sequencial síncrono 2. Determinar: Tabela de Estado; Diagrama de Estado; Diagrama de tempo equência de entrada: X = 000 Estado inicial: y 0 y 20 = 0