GERADOR DE CLOCK INTRODUÇÃO TEÓRICA. Sua forma de onda é geralmente quadrada, porém, o importante é que gera dois níveis lógicos: 0 e 1.

Documentos relacionados
INTRODUÇÃO TEÓRICA. Sua forma de onda é geralmente quadrada, porém, o importante é que gera dois níveis lógicos: 0 e 1.

FIGURA 5-1 Diagrama geral de um sistema digital. Sistemas Digitais: Princípios e Aplicações Ronald J. Tocci e Neal S. Widmer Capítulo 5 Prentice Hall

TREINADOR LÓGICO. O treinador lógico destina-se ao desenvolvimento de experiências com circuitos digitais em Laboratório Convencional.

DISPOSITIVOS ESPECIAIS BUFFERS/DRIVERS

EXPERIMENTO 5: Flip-Flop

CIRCUITOS SEQUENCIAIS (Unidade 5)

PORTAS NAND (NE) INTRODUÇÃO TEÓRICA

CIRCUITOS DIGITAIS. Circuitos Sequenciais e Flip-Flops. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau

CIRCUITOS DIGITAIS. Circuitos Sequenciais e Flip-Flops. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau

Lab2. Germano Maioli Penello IF-UFRJ aula 13.

SSC512 Elementos de Lógica Digital. Contadores. GE4 Bio

CIRCUITOS DE COINCIDÊNCIA (XNOR) OU EXCLUSIVO (XOR)

CONTADORES DIGITAIS (Unidade 6)

REGISTRADOR DE DESLOCAMENTO (SHIF-REGISTER)

Aula 12. Flip-Flop Parte 1. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

Biestáveis R S, J K e D

INVERSOR LÓGICO INTRODUÇÃO TEÓRICA. Para a tecnologia TTL esses valores são bem definidos: Nível lógico 1 = + 5V Nível lógico 0 = 0v

Circuitos Digitais. Tipos de circuitos digitais: Circuitos combinacionais Circuitos sequenciais

ELETRÔNICA DIGITAL APLICADA Aula 8- Registradores de deslocamento como contadores

ÁLGEBRA DE BOOLE Operações Fundamentais, Autoavaliação, Indução Perfeita e Simulação

PORTAS NOR INTRODUÇÃO TEÓRICA

MULTIPLEXADORES E DEMULTIPLEXADORES

1.a Questão : (Valor 1,5) O sistema seqüencial é descrito por uma equação de estados:

Experiência 5: Circuitos osciladores e conversores digital-analógicos

Lógica: Combinacional x Sequencial

Circuitos Seqüenciais

FLIP-FLOPS JK e T. Na saída da porta A, temos J.Q e na saída da porta B temos K.Q

CONTROLE DE UM SERVO MOTOR

Eletrônica Digital II. Flip-Flop s. Prof. Msc. Getúlio Teruo Tateoki 1

Flip-Flop. Uma das coisa importantes que se pode fazer com portas booleanas é criar memória.

Os circuitos seqüenciais podem ser classificados em três tipos:

ESTUDO DOS CIs 74LS90, 74LS92 e 74LS93

APRESENTAÇÃO DO KIT CPLD_EE01

Aula 18. Máquina de Estados Parte 2. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

Latches. Flip-Flops ALBERTO WILLIAN MASCARENHAS.

CAPÍTULO 7 CONTADORES

EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro

EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro

PORTAS OR - PORTAS AND

Capítulo 3 Circuitos lógicos seqüenciais: flip-flops, latches, contadores e registradores

Circuitos Digitais Contadores. Orivaldo Santana Jr.

ELD - Eletrônica Digital Aula 6 Circuitos Sequenciais Latches e Flip-Flops. Prof. Antonio Heronaldo de Sousa

Latches e Flip-Flops. Circuitos Lógicos. DCC-IM/UFRJ Prof. Gabriel P. Silva

UNIVERSIDADE CATÓLICA DE GOIÁS DEPARTAMENTO DE ENGENHARIA LABORATÓRIO DE ELETRÔNICA INDUSTRIAL. EXPERIÊNCIA N o 6

Flip-Flops Sincronizados tipo D

ELETRÔNICA DIGITAL. Parte 12 Latches e Flip-Flops. Professor Dr. Michael Klug. 1 Prof. Michael

AULA LAB 01 PARÂMETROS DE SINAIS SENOIDAIS 2 MEDIÇÃO DE VALORES MÉDIO E EFICAZ COM MULTÍMETRO

RELOGIO MEMÓRIA USO DA NUMERAÇÃO BINÁRIA. 02. Explique a função do barramento de endereços no Modelo Barramento de Sistemas.

ELETRÔNICA DIGITAL II

EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro

Universidade Federal do ABC

Leia atentamente o texto da Aula 6, Corrente alternada: circuitos resistivos, e responda às questões que seguem.

Departamento de Engenharia Elétrica e de Computação SEL 384 Laboratório de Sistemas Digitais I Profa. Luiza Maria Romeiro Codá PRÁTICA Nº5

FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR

TRANSISTOR DE UNIJUNÇÃO (UJT)

Normalmente o registrador de deslocamento é constituído de um conjunto de FFs (Flip-Flops) destinados a armazenar dados binários.

EPUSP PCS 2011/2305/2355 Laboratório Digital. Freqüencímetro

Arquitetura de Computadores

AULA LAB 01 PARÂMETROS DE SINAIS SENOIDAIS 2 MEDIÇÃO DE VALORES MÉDIO E EFICAZ COM MULTÍMETRO

EXPERIMENTO 2: Portas Lógicas

CONCURSO PÚBLICO PARA PROFESSOR DE ENSINO MÉDIO E TÉCNICO, Nº 065/11/ PROCESSO Nº 5191/2017.

Introdução teórica aula 12: Pisca- Pisca Controlado por Luz

ELETRÔNICA DIGITAL II

Capítulo VII Elementos de Memória

1.1 Montar o circuito de acordo com o apresentado na figura 1. Cuidado ao montar, especialmente verificando a conexão de cada um dos "jumpers".

1 AULA 01 FLIP-FLOPS CURSO DE ENGENHARIA ELÉTRICA DISCIPLINA: CIRCUITOS DIGITAIS II PROFESSOR: VLADEMIR DE J. S. OLIVEIRA

Departamento de Engenharia Elétrica SEL 384 Laboratório de Sistemas Digitais I PRÁTICA Nº5B

Objetivo Geral Entender o funcionamento e as principais características do amplificador operacional ou ampop como comparador de sinais.

INSTITUTO SUPERIOR TÉCNICO Departamento de Engenharia Electrotécnica e de Computadores (DEEC) Área Científica de Electrónica ELECTRÓNICA GERAL

DISPOSITIVOS ESPECIAIS

FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR

Organização e Arquitetura de Computadores I

Osciloscópios Analógico e Digital e Gerador de Sinais

Sistemas Digitais Módulo 10 Circuitos Sequenciais: Latches e Flip-Flops

UNIVERSIDADE ESTADUAL PAULISTA. Campus de Guaratinguetá Colégio Técnico Industrial de Guaratinguetá Professor Carlos Augusto Patrício Amorim

Daniel Rossato de Oliveira. Práticas de Laboratório de Eletrônica

Fig39: Curva de resposta da defasagem de um filtro passa baixas

LÓGICA DIGITAL CONCEITOS DE CLOCK RELÓGIOS (CLOCK) Prof. Celso Candido ADS / REDES / ENGENHARIA

SSC512 Elementos de Lógica Digital. Latches e Flip Flops. GE4 Bio

UNIVERSIDADE DE MOGI DAS CRUZES LABORATÓRIO DE ELETRÔNICA DE POTÊNCIA LAB2-B

EELi02. Prof. Vinícius Valamiel

Circuitos Sequenciais

Aula 14. Contadores Assíncronos. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

Álgebra de Boole (ou Boleana) Circuitos Digitais Portas Lógicas e Álgebra de Boole. Álgebra de Boole: Tabela Verdade. Álgebra de Boole: funções

CIRCUITOS DIGITAIS. Contadores. Prof. Denis Fantinato Prof. Rodrigo Moreira Bacurau. Slides baseados nas aulas do Prof. Rodrigo Moreira Bacurau

Centro Federal de Educação Tecnológica de Pelotas CEFET-RS. Aula 09. Projeto de Blocos Seqüenciais. Prof. Sandro Vilela da Silva

Eletrônica Digital. Prof. Gilson Yukio Sato sato[at]utfpr[dot]edu[dot]br

AULA 2 Implementação de Flip-Flops dos tipos JK e RS Livro Texto pág. 113 a 117 e 124 e 146 a 148 e 150 a 152.

UNIVERSIDADE ESTADUAL PAULISTA. Campus de Guaratinguetá Colégio Técnico Industrial de Guaratinguetá Professor Carlos Augusto Patrício Amorim

Lista de Exercícios 6 Elementos de memória: latches, flip-flops e registradores

3) PRÁTICA DE LABORATÓRIO

Conversão analógico-digital e digital-analógica

Caracterização de Portas Lógicas

ANÁLISE DE SIST. SEQUENCIAIS SÍNCRONOS. Sel Sistemas Digitais Prof. Homero Schiabel

UNIVERSIDADE ESTADUAL PAULISTA. Campus de Guaratinguetá Colégio Técnico Industrial de Guaratinguetá Professor Carlos Augusto Patrício Amorim

ENTRADAS ASSÍNCRONAS NOS FLIP-FLOPS PR(preset) e CLR(clear) FF RS com entradas PR e CLR

ELECTRÓNICA I. ANÁLISE EM CORRENTE ALTERNADA DE UM CIRCUITO RC Guia de Montagem do Trabalho Prático

Contador. A ideia básica de um contador. Os flip-flops podem ser conectados juntos para realizar

Escola Politécnica - USP

Redes de Primeira ordem Circuitos RC e RL

Transcrição:

GERADOR DE CLOCK

GERADOR DE CLOCK OBJETIVOS: a) Conhecer as aplicações dos pulsos de clock em circuitos lógicos; b) Entender o funcionamento de um gerador de clock básico, na geração de níveis lógicos 0 e 1, segundo uma determinada freqüência; c) Entender o significado dos termos nível e transição. INTRODUÇÃO TEÓRICA O pulso de clock (relógio, em português) é obtido através de um oscilador que pode ter sua freqüência variável ou fixa, sendo muito utilizado para comandar circuitos lógicos seqüenciais. Sua forma de onda é geralmente quadrada, porém, o importante é que gera dois níveis lógicos: 0 e 1. O nível lógico 1 também pode ser denominado H (do inglês, High) enquanto que o nível lógico 0 também pode ser denominado L ( do inglês, Low). High e Low traduzidos para o português significam alto e baixo respectivamente. Quando os pulsos de clock são aplicados em circuitos seqüenciais, permitem a mudança de estados no momento desejado, sendo ainda muito utilizados na sincronização dos mesmos. A figura 1 mostra pulsos típicos de clock

Em 1A temos pulsos de clock que ativam circuitos que respondem somente por nível, isto é, o circuito responde somente durante a presença do pulso de controle, que pode estar em nível 1 ou nível 0. Em 1B os pulsos de clock ativam circuitos que respondem somente na subida do pulso, ou seja, transição L-H (baixa-alta). Em 1C os pulsos de clock ativam circuitos que respondem somente na descida do pulso, ou seja, transição H-L (alta-baixa). Os pulsos do tipo 1B e 1C são largamente utilizados para ativar flip-flops. Na figura 2 temos um circuito gerador de clock que utiliza o CI 555, circuito esse, largamente utilizado para esse fim. O potenciômetro P1 permite ajustar na saída a freqüência desejada. PARTE PRÁTICA MATERIAIS NECESSÁRIOS 1- CI 7400 1- CI 7404 1- CI 7408 1- CI 7432 1- Multímetro analógico ou digital 1- Treinador lógico 1- Alimente a porta AND da figura 3. Ajuste o clock para a freqüência mínima, aplicando-o à entrada B. Meça as tensões provenientes do gerador de clock, referentes aos níveis lógicos 0 e 1. Tensão correspondente ao nível lógico 0 =

Tensão correspondente ao nível lógico 1 = Ligue a entrada A na chave programa A do treinador lógico, de forma a permitir que a mesma seja submetida a nível lógico 0 ou 1. Complete a tabela 1. Teremos desta forma nas entradas do CI 7408: A = nível lógico proveniente da chave programa; B = pulso de clock do treinador lógico. Tabela 1 ENTRADAS CLOCK EM B SAÍDA 2- Ligue a saída S ao NL1 do treinador lógico. Qual deve ser o nível lógico na entrada A para que o led pisque? Justifique. 3- Alimente a porta NAND da figura 4. Ajuste o clock para a freqüência mínima, aplicando-o à entrada B. Tensão correspondente ao nível lógico 0 = Tensão correspondente ao nível lógico 1 = Ligue a entrada A na chave programa A do treinador lógico, de forma a permitir que a mesma seja submetida a nível lógico 0 ou 1. Tabela 2 ENTRADAS CLOCK EM B SAÍDA

4- Ligue a saída S ao NL1 do treinador lógico. Qual deve ser o nível lógico na entrada A para que o led pisque? Justifique. 5- Monte e alimente corretamente o circuito da figura 5. Ajuste o clock para a freqüência mínima aplicando-o à entrada B. Ligue a entrada A na chave programa A do treinador lógico de forma a permitir que a mesma seja submetida a nível lógico 0 ou 1. Monitore o nível lógico das saídas S 1 e S 2 ligando-as em NL1 e NL2. Complete a tabela 3. Tabela 3 ENTRADAS CLOCK EM B S 1 S 2 6- Qual o nível lógico nas saídas S 1 e S 2 quando A = 0 e B = 0? Justifique. 7- Qual o nível lógico nas saídas S 1 e S 2 quando A = 1 e B = 0? Justifique. 8- Monte e alimente corretamente o circuito da figura 6. Ajuste o clock para a freqüência mínima aplicando-o à entrada B. Ligue a entrada A na chave programa A do

treinador lógico de forma a permitir que a mesma seja submetida a nível lógico 0 ou 1. Monitore o nível lógico das saídas S 1 e S 2 ligando-as em NL1 e NL2. Complete a tabela 4. Tabela 4 ENTRADAS CLOCK EM B S 1 S 2 9- Qual o nível lógico nas saídas S 1 e S 2 quando A = 0 e B = 0? Justifique. 10- Qual o nível lógico nas saídas S 1 e S 2 quando A = 1 e B = 1? Justifique.