Circuitos Sequenciais

Documentos relacionados
Circuitos Digitais. Tipos de circuitos digitais: Circuitos combinacionais Circuitos sequenciais

Circuitos Digitais. Conteúdo. Circuitos Sequenciais. Combinacionais x Sequenciais. Circuitos Sequenciais. Circuitos Sequenciais

AULA 2 Implementação de Flip-Flops dos tipos JK e RS Livro Texto pág. 113 a 117 e 124 e 146 a 148 e 150 a 152.

FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR

FLIP-FLOPS SINCRONIZADOS, COM ENTRADAS PR e CLR

Organização e Arquitetura de Computadores I

FIGURA 5-1 Diagrama geral de um sistema digital. Sistemas Digitais: Princípios e Aplicações Ronald J. Tocci e Neal S. Widmer Capítulo 5 Prentice Hall

Eletrônica Digital II. Flip-Flop s. Prof. Msc. Getúlio Teruo Tateoki 1

Capítulo 5 - Flip-Flops e Dispositivos Correlatos

CAPÍTULO 2 ELEMENTOS DE LÓGICA SEQUENCIAL

UFAL- Campus Arapiraca- Equipe:Igor Rafael, Matheus Torquato, Onassys Constant, Arthur Erick, Luis Eduardo. LÓGICA SEQUENCIAL

Biestáveis R S, J K e D

Eletrônica Digital I TE050. Circuitos Seqüenciais

UNIVERSIDADE FEDERAL DO CEARÁ DEPARTAMENTO DE ENGENHARIA EM TELEINFORMÁTICA DISCIPLINA: PROJETO LÓGICO DIGITAL PROFESSOR: ALEXANDRE COELHO

Capítulo VII Elementos de Memória

1 AULA 01 FLIP-FLOPS CURSO DE ENGENHARIA ELÉTRICA DISCIPLINA: CIRCUITOS DIGITAIS II PROFESSOR: VLADEMIR DE J. S. OLIVEIRA

CIRCUITOS SEQÜENCIAIS. Um modo de classificar os circuitos digitais seria subdividi-los em: - circuitos combinacionais; - circuitos seqüenciais.

Circuitos Sequenciais. Sistemas digitais

Um flip-flop S-R Sincrono depende da habilitação de suas entradas por um sinal de clock para que essas possam alterar o estado do mesmo.

Capítulo 3 Circuitos lógicos seqüenciais: flip-flops, latches, contadores e registradores

LABORATÓRIO DE ELETRÔNICA DIGITAL Experiência 7: Análise de Circuitos Biestáveis

ELETRÔNICA DIGITAL APLICADA Aula 8- Registradores de deslocamento como contadores

FLIP-FLOPS: RS e D (teoria)

Circuitos Seqüenciais: Latches e Flip-Flops. Fabrício Noveletto

ELETRÔNICA DIGITAL 1 CAPÍTULO 4 FLIP-FLOP E LATCH

FLIP-FLOPS JK e T. Na saída da porta A, temos J.Q e na saída da porta B temos K.Q

UFJF FABRICIO CAMPOS

Contador. A ideia básica de um contador. Os flip-flops podem ser conectados juntos para realizar

Normalmente o registrador de deslocamento é constituído de um conjunto de FFs (Flip-Flops) destinados a armazenar dados binários.

Sistemas Digitais Circuitos Sequenciais Básicos (Latches e Flip-Flops) Horácio Neto Nuno Horta João Paulo Carvalho

CAPÍTULO 6. Introdução aos Circuitos Lógicos Seqüenciais

FLIP FLOPS. EXPERIMENTS MANUAL Manual de Experimentos Manual de Experimentos M-1113A

Eletrônica Digital para Instrumentação

Aula 17. Máquina de Estados Parte 1. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

Fundamentos de Sistemas Digitais. Lógica Sequencial. Prof. Dr. Alexandre M. Amory Prof. Dr Edson I. Moreno

Aula 18. Máquina de Estados Parte 2. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

INSTITUTO DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA. Flip - Flops

Circuitos Seqüenciais

Relatórios de Práticas no LABORATORIO

Circuitos Digitais Cap. 6

Registradores. Circuitos Lógicos. DCC-IM/UFRJ Prof. Gabriel P. Silva

Aula 14. Contadores Assíncronos. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

CAPÍTULO 3 CIRCUITOS SEQUENCIAIS I: REGISTRADORES

Disciplina ELETRÔNICA DIGITAL

CAPÍTULO 5 CIRCUITOS SEQUENCIAIS

ELETRÔNICA DIGITAL 2

Circuitos Sequenciais

Figura 1 - Diagrama de um sistema de controle de temperatura que requer conversão analógico-digital para permitir o uso de técnicas de processamento

Laboratório 6 (Trabalho com Relatório) Semana 25 de Outubro a 29 de Outubro

2. FLIP FLOP tipo D síncrono borda de descida e com entradas assíncronas preset e clear. PRE Q n F/F CLR

Conceitos básicos do

MINISTÉRIO DA EDUCAÇÃO CEFET/SC - Unidade de São José. Curso Técnico em Telecomunicações REGISTRADORES. Marcos Moecke. São José - SC,

Escola Politécnica de Pernambuco Departamento de Engenharia Elétrica PROGRAMA EMENTA OBJETIVOS

Introdução aos Trabalhos de Laboratório (Hardware/Software) Grupo:

FLIP-FLOPS FLOPS. INTRODUÇÃO Os circuitos anteriormente estudados são chamados de

P U C E N G E N H A R I A PONTIFÍCIA UNIVERSIDADE CATÓLICA LABORATÓRIO DE SISTEMAS DIGITAIS. Prof. Dr. João Antonio Martino

Organização e Arquitetura de Computadores I

GERADOR DE CLOCK INTRODUÇÃO TEÓRICA. Sua forma de onda é geralmente quadrada, porém, o importante é que gera dois níveis lógicos: 0 e 1.

CENTRO FEDERAL DE EDUCAÇÃO TECNOLÓGICA DE MINAS GERAIS UNIDADE DE ENSINO SUPERIOR CURSO DE ENGENHARIA INDUSTRIAL ELÉTRICA PLANO DE ENSINO

CONTADORES MÓDULO N. Um contador constituído por 4 FFs, por exemplo, pode contar de 0 a 15, pois temos neste caso 16 estados ou possibilidades (2 4 ).

CONTROLE PARA SEMÁFOROS DE UM CRUZAMENTO

CONTROLE PARA SEMÁFOROS DE UM CRUZAMENTO

Divisão de Engenharia Eletrônica Laboratório de ELE-20

Sistemas Digitais para Computação. AULAS TEÓRICAS 19 a 33

ATIVIDADES PRÁTICAS SUPERVISIONADAS

Introdução a eletrônica digital, apresentação do curso, cronograma do curso.

Uma CPU simples para fins didáticos

TÉCNICAS DIGITAIS I (CURSO DE ENGENHARIA DE TELECOMUNICAÇÕES)

APÊNDICE A Resumo Teórico

Célula básica de memória - Notas de aula abril/2012

SISTEMAS DIGITAIS CIRCUITOS SEQUENCIAIS BÁSICOS

Circuitos Lógicos Aula 23

Análise e Projeto de Contadores Síncronos. Circuitos Lógicos Prof. Daniel D. Silveira

FEI PROVA P1 SISTEMAS DIGITAIS II - NE /04/ TURMA A - Duração 80 min Sem Consulta Interpretação faz parte da prova. N.

ENGC40 - Eletrônica Digital

APOSTILA DE ELETRÔNICA DIGITAL II

Eletrônica e Circuitos Digitais Aula 14 Contadores e Registradores. Daniel S Batista

Aula 28 - Contadores (continuação)

Período: 4º Disciplina: Técnicas e Sistemas Digitais

UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ DEPARTAMENTO ACADÊMICO DE ELETROTÉCNICA ELETRÔNICA DIGITAL - ET75C - Profª Elisabete N Moraes

Capítulo VIII Registradores de Deslocamento e Contadores

Eletrônica Digital II. Exemplo de um CI com encapsulamento DIP. Diagrama do CI 74XX76.

LÓGICA DIGITAL CONCEITOS DE CLOCK RELÓGIOS (CLOCK) Prof. Celso Candido ADS / REDES / ENGENHARIA

Universidade Federal do Pará Instituto de Tecnologia Faculdade de Engenharia Elétrica. Eletrônica Digital. Plano de Ensino 2015_2

Pontifícia Universidade Católica do Rio Grande do Sul Faculdade de Engenharia Circuitos Digitais - ECA. Prof. Dr. Fabian Vargas.

PDA de Sistemas Digitais em Circuitos Programáveis

SERVIÇO NACIONAL DE APRENDIZAGEM INDUSTRIAL Escola de Educação Profissional Senai Plínio Gilberto Kröeff CADERNO DE EXERCÍCIOS DE ELETRÔNICA DIGITAL

Introdução a Sistemas Digitais

DATA: HORÁRIO DE ENTRADA: HORÁRIO DE SAÍDA: BANCADA: NOMES DOS COMPONENTES DO GRUPO DE TRABALHO:

APOSTILA DE TÉCNICAS DIGITAIS LDM1 PROF ANDRÉ GARCIA

UFMT. Ministério da Educação UNIVERSIDADE FEDERAL DE MATO GROSSO PRÓ-REITORIA DE ENSINO DE GRADUAÇÃO PLANO DE ENSINO

Flip-Flops. Slide 1. Flip-flop NOR SR cruzado. Reiniciar Configurar Reter Não usado. Flip-flop NAND SR cruzado. Reiniciar Configurar Reter Não usado

Universidade Federal de Santa Catarina Centro Tecnológico Departamento de Informática e Estatística Curso de Graduação em Ciências da Computação

Apostila para Eletrônica ELETRÔNICA DIGITAL I

Organização e Arquitetura de Computadores I

INTRODUÇÃO TEÓRICA. Sua forma de onda é geralmente quadrada, porém, o importante é que gera dois níveis lógicos: 0 e 1.

PCS 2304 PROJETO LÓGICO DIGITAL 19/05/2006 Gabarito Preliminar 6 a Lista de Exercícios Contadores

Circuitos Digitais Contadores. Orivaldo Santana Jr.

INSTITUTO DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA CONTADORES

Circuitos Seqüenciais (Máquinas Síncronas ou de Estados Finitos)

Transcrição:

Circuitos Sequenciais Flip-Flop RS Circuitos sequenciais tem suas saídas dependentes dos sinais de entrada, ou estados anteriores que permanecem armazenados O Flip-Flop: Dispositivo que possui dois estados estáveis. S(Set) R(Reset) Flip-Flop Entradas Saídas

Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND

Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND

Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND

Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND

Flip-Flop RS Básico Flip-Flop Básico com portas OR e Inversores sendo ativados com nível baixo (0).

Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND

Flip-Flop RS Básico FF RS Básico com portas NOR e tabela verdade

Flip-Flop RS Básico Diagrama de sinais no tempo FF com portas NOR

Aplicações de um FF Básico A trepidação de um contato mecânico gera múltiplas transições na tensão

Aplicações de um FF Básico latch NAND usado para eliminar as múltiplas transições na tensão.

Aplicações de um FF Básico Controle de alarme com fotocélula

Flip-Flop RS Básico Construção de um Flip-Flop Básico S(Set) R(Reset) Flip-Flop Tabela verdade S R f 0 0 a 0 1 0 1 0 1 1 1 Não permitido

Flip-Flop RS com sinal de clock Construção de um Flip-Flop Básico Tabela verdade Set CK(clock) Reset S CK R S R f 0 0 a 0 1 0 1 0 1 1 1 Não permitido

Flip-Flop JK O FF JK nada mais é que um FF RS realimentado J CK(clock) K J CK K Entradas Saídas

Flip-Flop JK O FF JK nada mais é que um FF RS realimentado Tabela verdade JK J CK(clock) K J CK K J K f 0 0 a 0 1 0 1 0 1 Entradas Saídas 1 1 a

Flip-Flop JK com PR(Preset) e CLR(Clear) Mai duas entradas importantes Tabela verdade PR e CLR CLR PR f 0 0 Não permitido 0 1 0 1 0 1 1 1 Funcionamento Normal

Flip-Flop JK com PR(Preset) e CLR(Clear) Mai duas entradas importantes PR ( Preset) Tabela verdade PR e CLR J CK(clock) K J CK K CLR PR f 0 0 Não permitido 0 1 0 1 0 1 1 1 Funcionamento Normal CLR ( Clear)

Flip-Flop JK Mestre Escravo O Flip-Flop JK tem uma característica indesejável, quando clock for igual a 1, teremos o circuito funcionando como sendo um circuito combinacional. Uma alteração na construção das entradas, faz com que o FLIP-FLOP JK só altere a saída no momento em que o pulso de clock sair do nível 1 para o nível 0.

Flip-Flop JK Mestre Escravo O Flip-Flop JK tem uma característica indesejável, quandoo clock for igual a 1, teremos o circuito funcionando como sendo um circuito combinacional. Uma alteração na construção das entradas, faz com que o FLIP-FLOP JK só altere a saída no momento em que o pulso de clock sair do nível 1 para o nível 0. PR ( Preset) J CK(clock) K K J K CK CLR ( Clear)

Flip-Flop JK Mestre Escravo O Flip-Flop JK tem uma característica indesejável, quando clock for igual a 1

Flip-Flop Tipo T É o Flip-Flop JK com as entradas curtocircuitadas PR ( Preset) T CK T CK CLR ( Clear)

Flip-Flop Tipo D O FF tipo D é o Flip-Flop JK com as entradas invertidas Principal característica é transferir o dado da entrada D para saída (pincipal) e memorizá-a até a chegada de um novo pulso de clock PR ( Preset) D CK(clock) D CK CLR ( Clear)

Registrador de Deslocamento O FF tipo T é o Flip-Flop JK com as entradas invertidas

Registrador de Deslocamento O FF tipo D é o Flip-Flop JK com as entradas invertidas

Contadores Assíncronos Contator de Pulsos O que caracteriza um contador Assíncrono é que o puso de clock só ocorre no primeiro Flip-Flop, o clock dos outros são ligados às saídas dos anteriores

Contatores Síncronos O que caracteriza um contador Síncrono é o fato de suas entradas de clock serem comuns, ou seja todos os Flip-Flops recebem o clock ao mesmo tempo. Para que haja mudanças de estado nas saídas devemos estudar as entradas J e K dos vários Flip-Flops. Tabela Verdade do FF JK J K f 0 0 a 0 1 0 1 0 1 1 1 a Tabela Verdade relacionando os estados de saídas e os de entrada a f J K 0 0 0 0 0 0 0 1 0 1 1 0 0 1 1 1 1 0 0 1 1 0 1 1

Contatores Síncronos O que caracteriza um contador Síncrono é o fato de suas entradas de clock serem comuns, ou seja todos os Flip-Flops recebem o clock ao mesmo tempo. Para que haja mudanças de estado nas saídas devemos estudar as entradas J e K dos vários Flip-Flops. Tabela Verdade do FF JK J K f 0 0 a 0 1 0 1 0 1 1 1 a Tabela Verdade relacionando os estados de saídas e os de entrada a f J K 0 0 0 φ 0 1 1 φ 1 0 φ 1 1 0 φ 0