Circuitos Sequenciais Flip-Flop RS Circuitos sequenciais tem suas saídas dependentes dos sinais de entrada, ou estados anteriores que permanecem armazenados O Flip-Flop: Dispositivo que possui dois estados estáveis. S(Set) R(Reset) Flip-Flop Entradas Saídas
Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND
Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND
Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND
Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND
Flip-Flop RS Básico Flip-Flop Básico com portas OR e Inversores sendo ativados com nível baixo (0).
Flip-Flop RS Básico Construção de um Flip-Flop Básico com portas NAND
Flip-Flop RS Básico FF RS Básico com portas NOR e tabela verdade
Flip-Flop RS Básico Diagrama de sinais no tempo FF com portas NOR
Aplicações de um FF Básico A trepidação de um contato mecânico gera múltiplas transições na tensão
Aplicações de um FF Básico latch NAND usado para eliminar as múltiplas transições na tensão.
Aplicações de um FF Básico Controle de alarme com fotocélula
Flip-Flop RS Básico Construção de um Flip-Flop Básico S(Set) R(Reset) Flip-Flop Tabela verdade S R f 0 0 a 0 1 0 1 0 1 1 1 Não permitido
Flip-Flop RS com sinal de clock Construção de um Flip-Flop Básico Tabela verdade Set CK(clock) Reset S CK R S R f 0 0 a 0 1 0 1 0 1 1 1 Não permitido
Flip-Flop JK O FF JK nada mais é que um FF RS realimentado J CK(clock) K J CK K Entradas Saídas
Flip-Flop JK O FF JK nada mais é que um FF RS realimentado Tabela verdade JK J CK(clock) K J CK K J K f 0 0 a 0 1 0 1 0 1 Entradas Saídas 1 1 a
Flip-Flop JK com PR(Preset) e CLR(Clear) Mai duas entradas importantes Tabela verdade PR e CLR CLR PR f 0 0 Não permitido 0 1 0 1 0 1 1 1 Funcionamento Normal
Flip-Flop JK com PR(Preset) e CLR(Clear) Mai duas entradas importantes PR ( Preset) Tabela verdade PR e CLR J CK(clock) K J CK K CLR PR f 0 0 Não permitido 0 1 0 1 0 1 1 1 Funcionamento Normal CLR ( Clear)
Flip-Flop JK Mestre Escravo O Flip-Flop JK tem uma característica indesejável, quando clock for igual a 1, teremos o circuito funcionando como sendo um circuito combinacional. Uma alteração na construção das entradas, faz com que o FLIP-FLOP JK só altere a saída no momento em que o pulso de clock sair do nível 1 para o nível 0.
Flip-Flop JK Mestre Escravo O Flip-Flop JK tem uma característica indesejável, quandoo clock for igual a 1, teremos o circuito funcionando como sendo um circuito combinacional. Uma alteração na construção das entradas, faz com que o FLIP-FLOP JK só altere a saída no momento em que o pulso de clock sair do nível 1 para o nível 0. PR ( Preset) J CK(clock) K K J K CK CLR ( Clear)
Flip-Flop JK Mestre Escravo O Flip-Flop JK tem uma característica indesejável, quando clock for igual a 1
Flip-Flop Tipo T É o Flip-Flop JK com as entradas curtocircuitadas PR ( Preset) T CK T CK CLR ( Clear)
Flip-Flop Tipo D O FF tipo D é o Flip-Flop JK com as entradas invertidas Principal característica é transferir o dado da entrada D para saída (pincipal) e memorizá-a até a chegada de um novo pulso de clock PR ( Preset) D CK(clock) D CK CLR ( Clear)
Registrador de Deslocamento O FF tipo T é o Flip-Flop JK com as entradas invertidas
Registrador de Deslocamento O FF tipo D é o Flip-Flop JK com as entradas invertidas
Contadores Assíncronos Contator de Pulsos O que caracteriza um contador Assíncrono é que o puso de clock só ocorre no primeiro Flip-Flop, o clock dos outros são ligados às saídas dos anteriores
Contatores Síncronos O que caracteriza um contador Síncrono é o fato de suas entradas de clock serem comuns, ou seja todos os Flip-Flops recebem o clock ao mesmo tempo. Para que haja mudanças de estado nas saídas devemos estudar as entradas J e K dos vários Flip-Flops. Tabela Verdade do FF JK J K f 0 0 a 0 1 0 1 0 1 1 1 a Tabela Verdade relacionando os estados de saídas e os de entrada a f J K 0 0 0 0 0 0 0 1 0 1 1 0 0 1 1 1 1 0 0 1 1 0 1 1
Contatores Síncronos O que caracteriza um contador Síncrono é o fato de suas entradas de clock serem comuns, ou seja todos os Flip-Flops recebem o clock ao mesmo tempo. Para que haja mudanças de estado nas saídas devemos estudar as entradas J e K dos vários Flip-Flops. Tabela Verdade do FF JK J K f 0 0 a 0 1 0 1 0 1 1 1 a Tabela Verdade relacionando os estados de saídas e os de entrada a f J K 0 0 0 φ 0 1 1 φ 1 0 φ 1 1 0 φ 0