Aula 25 - Chaves, sensores e schimitt trigger

Documentos relacionados
Aula 3 - Famílias lógicas

Aula 22 - Revisão para a prova 2

Aula 8 - Unidade lógica aritmética e Multiplicadores

Aula 29 - Conversores A/D e D/A

Aula 26 - Contadores

Aula 12 - Correção de erros

Aula 27 - Contadores (continuação)


8.7) Tecnologia MOS. MOS metal-óxido-semicondutor: um eletrodo de metal sobre um óxido isolante sobre um substrato de semicondutor

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Famílias de Circuitos Lógicos

Trabalho prático de Sistemas Digitais

Aula 16 - Flip-ops comerciais e registradores de deslocamento

Departamento de Engenharia Elétrica e de Computação SEL 405 Lab. de Introdução aos Sistemas Digitais I Profa. Luiza Maria Romeiro Codá PRÁTICA Nº 3:

SCE Elementos de Lógica Digital I

Aula 2. Profa. Luiza Maria Romeiro Codá

Sistemas Digitais (SD) Elementos de Tecnologia Funções Lógicas

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 21. Sala 5017 E.

SISTEMAS DIGITAIS ELEMENTOS DE TECNOLOGIA

Sedra/Smith Microelectronic Circuits 5/e

Famílias Lógicas I Características Gerais

PCS3515 Sistemas Digitais. 04-Famílias Lógicas e Lógica CMOS

PRÁTICA: 1) Levantamento das características do CI: Escolher um dos CIs acima e responder as questões a seguir em relação a ele:

SSC0180- ELETRÔNICA PARA COMPUTAÇÃO. Professor: Vanderlei Bonato EstagiárioPAE: Leandro S. Rosa

Projetos de Circuitos Digitais em VHDL e FPGA

Exercícios e Fundamentos com Programmable Logic Devices (PLDs) IVAN JORGE CHUEIRI

PLACA DE CIRCUITO IMPRESSO 01 CIRCUITO DE SINALIZAÇÃO E COMANDO

ESTUDO DOS CIs 74LS90, 74LS92 e 74LS93

CIRCUITOS INTEGRADOS. Professor Adão de Melo Neto

O Mundo Real é Analógico ou Digital?

Caracterização de Portas Lógicas

CIRCUITOS INTEGRADOS. Professor Adão de Melo Neto

Capítulo 5 - Flip-Flops e Dispositivos Correlatos

Circuitos Lógicos e Organização de Computadores

ELD - Eletrônica Digital Aula 2 Famílias Lógicas. Prof. Antonio Heronaldo de Sousa

Pré-Laboratório (Para ser entregue no início da aula prática)

ELD - Eletrônica Digital Aula 2 Famílias Lógicas. Prof. Antonio Heronaldo de Sousa

EPUSP PCS 3635 Laboratório Digital I. Trena Digital

9. Portas lógicas. 9. Portas lógicas. Escola Superior de Tecnologia e Gestão de Felgueiras - Politécnico do Porto

EXPERIÊNCIA 7 MUX e DEMUX

DISPOSITIVOS LÓGICOS PROGRAMÁVEIS DLP. 15/8/2013 Prof. Joselito ELP1DLP1 / npee / DEE 1

Sistemas Microcontrolados. Período Aula 6. 1 Saulo O. D. Luiz

EL06D LABORATÓRIO DE ELETRÔNICA APOSTILA PROF ROSSATO INFORMAÇÕES ADICIONAIS. Experimento 1: Controle Remoto Infravermelho

CIRCUITOS INTEGRADOS COMERCIAIS - TTL

Projetos de Circuitos Digitais em VHDL e FPGA

Projeto para interligação do Teclado Matricial 4X3 o módulo PIC PCI-208 Princípio de Funcionamento:

Eletrônica (famílias lógicas) Prof. Manoel Eusebio de Lima

EPUSP PCS 3335 Laboratório Digital A. Trena Digital

Fundamentos de Sistemas Digitais. Lógica Sequencial. Prof. Dr. Alexandre M. Amory Prof. Dr Edson I. Moreno

Aula 01. Tutorial Proteus. Prof. Otávio Gomes

SISTEMAS DIGITAIS (SD)

Microeletrônica. Aula 19. Prof. Fernando Massa Fernandes. Sala 5017 E.

CIRCUITOS INTEGRADOS. Professor Adão de Melo Neto

Parte # 2 - Circuitos Combinatórios

INSTITUTO FEDERAL DE EDUCAÇÃO, CIÊNCIA E TECNOLOGIA DE SERGIPE COORDENADORIA DE ELETRÔNICA CIRCUITOS OSCILADORES. Experimentos de Osciladores

UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ DEPARTAMENTO ACADÊMICO DE ELETROTÉCNICA ELETRÔNICA DIGITAL - ET75C - Profª Elisabete N Moraes

Introdução à plataforma Arduino

Fan Out (capacidade de acionamento) Tipos de Portas: buffer, 3-state, opencollector. » TTL: Transistor Transistor Logic» ECL: Emmiter Coupled Logic

6.071 Lab 4 Amplificadores Operacionais

INVERSOR LÓGICO INTRODUÇÃO TEÓRICA. Para a tecnologia TTL esses valores são bem definidos: Nível lógico 1 = + 5V Nível lógico 0 = 0v

CIRCUITOS DIGITAIS COMBINACIONAIS (Unidade 3)

Experimento 1 Objetivo: AND AND AND Material e Componentes Procedimento AND Nota: teste

PCS 3115 (PCS2215) Sistemas Digitais I. Tecnologia CMOS. Prof. Dr. Marcos A. Simplicio Jr. versão: 3.0 (Jan/2016) Adaptado por Glauber De Bona (2018)

CENTRO FEDERAL DE EDUCAÇÃO TECNOLÓGICA DE MINAS GERAIS UNIDADE DE ENSINO SUPERIOR CURSO DE ENGENHARIA INDUSTRIAL ELÉTRICA PLANO DE ENSINO

Universidade do Minho Departamento de Electrónica Industrial. Sistemas Digitais. Exercícios de Apoio - II. Famílias Lógicas

Entrada de dados com botões

Projetos de Circuitos Digitais em VHDL e FPGA

Arduino. Introdução aos Componentes Básicos. Leonardo Mauro P. Moraes. Universidade Federal de Mato Grosso do Sul - UFMS.

LABORATÓRIO DE ELETRÔNICA DIGITAL

6872 Fundamentos de Eletrônica

Transcrição:

Aula 25 - Chaves, sensores e schimitt trigger Prof. Renan Sebem Disciplina de eletrônica digital Departemanto de engenharia elétrica Centro de Ciências Tecnológicas (CCT) Universidade Do Estado de Santa Catarina (UDESC) Joinville-SC Brasil 31 de maio de 2016 ELD0001 Prof. Renan Sebem Aula 25 1 / 25

Itens da aula Avisos Chaves Eliminação de ruídos Encoder Avisos Referências ELD0001 Prof. Renan Sebem Aula 25 2 / 25

Avisos Entrega do desenho da placa do trabalho nal dia 10/06/16; A aula de laboratório desta semana será sobre o trabalho nal; Quem possuir laptop deve trazer para a aula de lab; Relembrando, ainda falta 50% da nota. ELD0001 Prof. Renan Sebem Aula 25 3 / 25

Chaves Push Button O push button possui 4 pinos; Os pinos estão conectados de 2 em 2. ELD0001 Prof. Renan Sebem Aula 25 4 / 25

Chaves Toggle switch ELD0001 Prof. Renan Sebem Aula 25 5 / 25

Chaves Conexões ELD0001 Prof. Renan Sebem Aula 25 6 / 25

Chaves Push Button & resistor de Pull Up Valor de saída normalmente em 1, usa-se resistor de pull-up; O push button sempre deve possuir um resistor de pull-up ou pull down. ELD0001 Prof. Renan Sebem Aula 25 7 / 25

Chaves Push Button & resistor de Pull Down Valor de saída normalmente em 0, usa-se resistor de pull-down; ELD0001 Prof. Renan Sebem Aula 25 8 / 25

Chaves Push Button no Eagle ELD0001 Prof. Renan Sebem Aula 25 9 / 25

Eliminação de ruídos Bouncing noise ELD0001 Prof. Renan Sebem Aula 25 10 / 25

Eliminação de ruídos Bouncing noise ELD0001 Prof. Renan Sebem Aula 25 11 / 25

Eliminação de ruídos Debounce RC (eliminando ruídos) Problemas: Demora na transição de estados. ELD0001 Prof. Renan Sebem Aula 25 12 / 25

Eliminação de ruídos Relembrando - Limites de tensão TTL Emitter-Coupled Logic 225 itter-coupled Logic 225 E 10.7. (a) Supply and minimum/maximum signal voltages for the TTL family; (b) Corresponding noise ins. 0.7. (a) Supply and minimum/maximum signal voltages for the TTL family; (b) Corresponding noise e meaning of the parameters above was seen in Section 1.8 and is repeated below. Veaning IL : Maximum of the parameters input voltage above guaranteed was seen to in be Section interpreted 1.8 and as is '0'. repeated below. ELD0001 Prof. Renan Sebem Aula 25 13 / 25

S gate (or several CMOS gates), A would operate with very small currents, so V OL and V OH would Eliminação de ruídos most.6.60.1 Low-Voltage V far from the rail voltages, CMOS yielding higher noise margins. Relembrando - Limites de tensão CMOS.6 Low-Voltage CMOS mentioned above, modern designs employ almost exclusively low-voltage CMOS circuits. Even ugh their general architecture is still that seen in Chapters 4, 9, and again in this chapter, the supvoltage was above, reduced modern from designs 5 V to 3.3 employ V, then almost to 2.5 V, exclusively 1.8 V, and 1.5 low-voltage V. Recently, CMOS it was further circuits. reduced Even entioned h their general architecture is still that seen in Chapters 4, 9, and again in this chapter, the supoltage was reduced from 5 V to 3.3 V, then to 2.5 V, 1.8 V, and 1.5 V. Recently, it was further reduced URE 10.11. (a) Voltage ranges for the HC CMOS family; (b) Corresponding noise margins. E 10.11. (a) Voltage ranges for the HC CMOS family; (b) Corresponding noise margins. ELD0001 Prof. Renan Sebem Aula 25 14 / 25

Eliminação de ruídos Debounce - RC com buer ELD0001 Prof. Renan Sebem Aula 25 15 / 25

Eliminação de ruídos Debounce Latch ELD0001 Prof. Renan Sebem Aula 25 16 / 25

Eliminação de ruídos Schmitt trigger ELD0001 Prof. Renan Sebem Aula 25 17 / 25

Eliminação de ruídos Schmitt trigger ELD0001 Prof. Renan Sebem Aula 25 18 / 25

Eliminação de ruídos Schimitt trigger - entrada vs. saída ELD0001 Prof. Renan Sebem Aula 25 19 / 25

Encoder Encoder O encoder óptico é formado por um fotodetector, LED e por um disco. Exemplo: disco furado; ELD0001 Prof. Renan Sebem Aula 25 20 / 25

Encoder Encoder - exemplo Exemplo: disco transparente pintado; ELD0001 Prof. Renan Sebem Aula 25 21 / 25

Encoder Encoder - circuito com Schimitt Trigger ELD0001 Prof. Renan Sebem Aula 25 22 / 25

Avisos Entrega do desenho da placa do trabalho nal dia 10/06/16; A aula de laboratório desta semana será sobre o trabalho nal; Quem possuir laptop deve trazer para a aula de lab; Relembrando, ainda falta 50% da nota. ELD0001 Prof. Renan Sebem Aula 25 23 / 25

Referências [1] Volnei Pedroni. Digital electronics and design with VHDL. Morgan Kaufmann, 2008. ELD0001 Prof. Renan Sebem Aula 25 24 / 25

Aula 25 - Chaves, sensores e schimitt trigger Prof. Renan Sebem Disciplina de eletrônica digital Departemanto de engenharia elétrica Centro de Ciências Tecnológicas (CCT) Universidade Do Estado de Santa Catarina (UDESC) Joinville-SC Brasil 31 de maio de 2016 Obrigado. ELD0001 Prof. Renan Sebem Aula 25 25 / 25