Microeletrônica. Aula 14. Prof. Fernando Massa Fernandes. Sala 5017 E.

Documentos relacionados
Microeletrônica. Germano Maioli Penello.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula 15. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 13. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica Germano Maioli Penello

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 12. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula - 9. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula 17. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 18. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 10. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula 16. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Aula Sala 5017 E.

Microeletrônica. Aula 18. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Aula 17. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula - 8. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula 8. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 16. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula - 5. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula 9. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Aula 16. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Germano Maioli Penello.

4.9 Características Básicas dos CIs Digitais

Eletrônica II. Germano Maioli Penello. II _ html.

Microeletrônica. Aula - 6. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 11. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula 4. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Eletrônica II. Germano Maioli Penello. II _ html.

Microeletrônica. Aula 18. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 22 - Revisão. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 7. Prof. Fernando Massa Fernandes. Sala 5017 E.

Centro Federal de Educação Tecnológica de Pelotas CEFET-RS. Aula 03. Modelos de Transistores MOS. Prof. Sandro Vilela da Silva.

Microeletrônica. Aula - 7. Prof. Fernando Massa Fernandes. Sala 5017 E.

Aula 05 Transitores de Potência

Microeletrônica. Germano Maioli Penello.

Microeletrônica. Aula 6. Prof. Fernando Massa Fernandes. Sala 5017 E.

CIRCUITOS INTEGRADOS (Unidade 3)

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

PORTAS CMOS. Marco A. Zanata Alves PROJETOS DIGITAIS E MICROPROCESSADORES 1

Microeletrônica. Germano Maioli Penello.

Física Básica do Dispositivo MOS. Aula 4 Prof. Nobuo Oki

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Ciclo de Palestras em Computação 09/11/2011

Transistor NMOSFET (Metal-Oxide-Semiconductor Field Effect Transistor, canal N, tipo Enriquecimento) I DS D

Microeletrônica. Aula 19. Prof. Fernando Massa Fernandes. Sala 5017 E.

Nota a respeito de FET, MosFET e PIC16F877A

Tecnologia em Automação Industrial 2016 ELETRÔNICA II Aula 08

Microeletrônica. Germano Maioli Penello.

Marco A. Zanata Alves PROJETOS DIGITAIS E MICROPROCESSADORES 1

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E.

Microeletrônica. Aula 21. Prof. Fernando Massa Fernandes. Sala 5017 E.

Tecnologia em Automação Industrial 2016 ELETRÔNICA II

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E.

Tecnologia em Automação Industrial ELETRÔNICA II. Aula 05 MOSFET. Prof. Dra. Giovana Tripoloni Tangerino

CI's das família TTL e CMOS

Transistores MOSFET. TE214 Fundamentos da Eletrônica Engenharia Elétrica

Eletrônica II. Germano Maioli Penello. II _ html.

Introdução Diodo dispositivo semicondutor de dois terminais com resposta V-I (tensão/corrente) não linear (dependente da polaridade!

Lab2. Germano Maioli Penello IF-UFRJ aula 5.

Transistores de Efeito de Campo FET Parte II

Tecnologia em Automação Industrial ELETRÔNICA II. Aula 03. Transistores JFET. Prof. Dra. Giovana Tripoloni Tangerino

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Eletrônica Geral. Diodos Junção PN. Prof. Daniel dos Santos Matos

Transistores de Efeito de Campo FET Parte I

Microeletrônica. Prof. Fernando Massa Fernandes. Sala 5017 E

Lab2. Germano Maioli Penello IF-UFRJ aula 5.

UNIVERSIDADE FEDERAL DE SANTA CATARINA DEPARTAMENTO DE ENGENHARIA ELÉTRICA EEL7051 Materiais Elétricos - Laboratório

Teoria dos Semicondutores e o Diodo Semicondutor. Prof. Jonathan Pereira

Universidade Federal de Santa Catarina Departamento de Engenharia Elétrica Laboratório de Materiais Elétricos - LAMATE

ATRASOS DO CMOS. Marco A. Zanata Alves PROJETOS DIGITAIS E MICROPROCESSADORES 1

Microeletrônica. Aula - 4. Prof. Fernando Massa Fernandes. Sala 5017 E.

Circuitos Ativos em Micro-Ondas

Semicondutores de Potência

Microeletrônica. Aula 19. Prof. Fernando Massa Fernandes. Sala 5017 E.

Eletrônica II. Germano Maioli Penello. II _ html.

Tecnologias de Circuitos Integrados MOS-CMOS. Manoel Eusebio de Lima Greco-CIn-UFPE

Transcrição:

Microeletrônica Aula 14 Prof. Fernando Massa Fernandes Sala 5017 E fernando.fernandes@uerj.br https://www.fermassa.com/microeletronica.php http://www.lee.eng.uerj.br/~germano/microeletronica_2016-2.html (Prof. Germano Maioli Penello)

Revisão Conectando o substrato-p ao terra Não conectamos diretamente o metal1 no substrato! A conexão é feita na camada p+. Lembre-se que o poly fica em cima do FOX e o metal1 fica em cima do isolante acima do FOX.

Revisão Conectando o substrato-p ao terra Não conectamos diretamente o metal1 no substrato! A conexão é feita na camada p+. Lembre-se que o poly fica em cima do FOX e o metal1 fica em cima do isolante acima do FOX.

Revisão Conectando o substrato-p ao terra Não se conecta o substrato em apenas um ponto. Para garantir que todo o substrato está aterrado, as conexões ao substrato devem ser usadas sempre que possível..o substrato é resistivo. Se conectarmos o terra em apenas um ponto, regiões distantes não vão ter o mesmo potencial.

Revisão Conectando o poço-n O corpo de um PMOS é o poço-n. Ele também deve ser conectado a um determinado potencial. Qual potencial é este?

Revisão Conectando o poço-n O corpo de um PMOS é o poço-n. Ele também deve ser conectado a um determinado potencial. Qual potencial é este? O potencial mais elevado (VDD). A conexão ao poço-n é feita com o metal1 e a região n+. Em circuitos digitais.

Revisão Lembrem-se do trabalho 1 Resistor de poço-n O resistor de poço-n é conectado ao metal1 em dois pontos. A conexão é feita utilizando a camada ativa e a n-select. *Nesta seção de corte não estamos mostrando o siliceto

Revisão Lembrem-se do trabalho 1 Resistor de poço-n Se o substrato está aterrado, não podemos aplicar potenciais menores que aprox. -0.5V no poço-n para evitar a condução através do diodo parasítico. Resistência é estimada entre as beiradas da região ativa L

Revisão Leiaute de um NMOS Sempre que a camada poly cobre a camada ativa, temos um MOSFET! Dispositivo de 4 terminais. Corpo conectado ao terra. Dreno e fonte são equivalentes.

Revisão Leiaute de um PMOS Sempre que a camada poly cobre a camada ativa, temos um MOSFET! Dispositivo de 4 terminais. Corpo conectado ao VDD. Dreno e fonte são equivalentes.

Revisão Simbolos de MOSFET Canal-p Canal-n JFET MOSFET intensificação MOSFET intensificação Sem corpo MOSFET depleção MOSFET depleção Sem corpo

Revisão Célula padrão Standard cell frame Célula conveniente para fazer as ligações de terra e VDD, de substrato e poço. Metade superior é um poço-n. Poço-n é ligado ao VDD pela camada n+. Abaixo da conexão do poço-n, temos uma camada de p-select onde os dispositivos PMOS são desenhados.

Revisão Célula padrão Standard cell frame Célula conveniente para fazer as ligações de terra e VDD, de substrato e poço. Metade inferior é o substrato p. Substrato é ligado ao terra pela camada p+. Na região da camada de n-select onde os dispositivos NMOS são desenhados.

Revisão Célula padrão Standard cell frame Célula conveniente para fazer as ligações de terra e VDD, de substrato e poço. Utilizando diversas células padrão em conjunto As células padrão tem altura definida. O acoplamento delas aumenta a área de leiaute lateralmente. Note o acoplamento das conexões de alimentação, terra, poços-n e substrato. Camadas sobrepostas! Não é problema desde que passe no DRC.

Revisão Regras de design Consulte o mosis.org para as regras em detalhes

Revisão Regras de design Consulte o mosis.org para as regras em detalhes

Revisão Regras de design Consulte o mosis.org para as regras em detalhes Forma reduzida de construir um NMOS Mesma região ativa para a construção do NMOS e a conexão com o substrato Agora a fonte e o dreno não são mais terminais intercambiáveis!

Exercícios Faça um esboço da seção reta ao longo da linha pontilhada. Considere que este é um processamento que utiliza dois metais

Exercícios Isolante Isolante Isolante FOX FOX Substrato-p

O transistor abaixo é um NMOS ou um PMOS? O leiaute tem um problema. Identifique-o. Faça um esboço da seção reta ao longo da linha pontilhada. Considere que este é um processamento que utiliza dois metais

O transistor abaixo é um NMOS ou um PMOS? O leiaute tem um problema. Identifique-o. Faça um esboço da seção reta ao longo da linha pontilhada. Considere que este é um processamento que utiliza dois metais Transistor PMOS, as camadas ativas são dopadas com átomos aceitadores através da camada p-select. Outra forma de identificar é que o PMOS é construído sobre o poço-n. Este transistor não tem a conexão de corpo (conexão com o poço-n). Neste caso, o corpo deve estar conectado a qual potencial?

O transistor abaixo é um NMOS ou um PMOS? O leiaute tem um problema. Identifique-o. Faça um esboço da seção reta ao longo da linha pontilhada. Considere que este é um processamento que utiliza dois metais Transistor PMOS, as camadas ativas são dopadas com átomos aceitadores através da camada p-select. Outra forma de identificar é que o PMOS é construído sobre o poço-n. Este transistor não tem a conexão de corpo (conexão com o poço-n). Neste caso, o corpo deve estar conectado a qual potencial? VDD.

Isolante Isolante Isolante FOX Substrato-p p+ p+ Poço-n FOX

Por que a capacitância parasítica por quadrado do polisilício é maior do que a do metal1? Faça um esboço da seção reta ao longo da linha pontilhada

Por que a capacitância parasítica por quadrado do polisilício é maior do que a do metal1? Para uma mesma área e considerando o mesmo óxido, a capacitância do polisilício é maior do que a do metal1 porque o polisilício tem uma espessura menor de óxido entre os contatos elétricos. e permissividade do óxido d distância entre as placas A área das placas paralelas Faça um esboço da seção reta ao longo da linha pontilhada

Por que a capacitância parasítica por quadrado do polisilício é maior do que a do metal1? Para uma mesma área e considerando o mesmo óxido, a capacitância do polisilício é maior do que a do metal1 porque o polisilício tem uma espessura menor de óxido entre os contatos elétricos. e permissividade do óxido d distância entre as placas A área das placas paralelas Faça um esboço da seção reta ao longo da linha pontilhada Isolante Isolante Isolante FOX Substrato-p p+ Poço-n FOX

Proteção de descarga eletrostática Uma grande preocupação na tecnologia CMOS é a proteção dos finos óxidos de porta (GOX) de descargas eletrostáticas. Descargas eletrostáticas não são um grande problema em regiões úmidas, mas são um enorme problema em regiões secas. Se, ao segurar um circuito com as mãos, houver uma descarga eletrostática nos terminais, o GOX pode se danificar.

Proteção de descarga eletrostática Circuito de proteção Se o sinal aplicado está entre VDD e 0V, nenhum dos dois diodos conduzem. Esta adição de componentes não altera o funcionamento normal do circuito. Se o sinal for maior que VDD + 0.5V ou menor que Terra - 0.5V, os diodos conduzem e fornecem um curto para que a tensão no GOX não seja excessiva.

Leiaute dos diodos de proteção D1 Diodo D1 é construído com a junção pn feita entre o substrato-p (anodo) e o n+ (catodo) O substrato é conectado ao terra e a camada n+ é conectada ao bonding pad. Conexão do substrato e o n+ devem estar o mais próximo possível para minimizar a resitência em série com o diodo Maximizar o tamanho do diodo reduz a resistência do diodo e aumenta a capacidade de conduzir corrente, mas aumenta a capacitância de depleção.

Leiaute dos diodos de proteção D1 Diodo D1 é construído com a junção pn feita entre o substrato-p (anodo) e o n+ (catodo) O substrato é conectado ao terra e a camada n+ é conectada ao bonding pad. Conexão do substrato e o n+ devem estar o mais próximo possível para minimizar a resitência em série com o diodo Maximizar o tamanho do diodo reduz a resistência do diodo e aumenta a capacidade de conduzir corrente, mas aumenta a capacitância de depleção.

Leiaute dos diodos de proteção Diodo D2 é construído com a junção pn feita entre o poço-n (catodo) e o p+ (anodo) A região p+ é conectada ao bonding pad e o poço-n é conectada ao VDD. D2 Conexão do poço-n e o p+ devem estar o mais próximo possível para minimizar a resitência em série. Maximizar o tamanho do diodo reduz a resistência do diodo e aumenta a capacidade de conduzir corrente, mas aumenta a capacitância de depleção.

Diodos de proteção Mais realista Conexões próximas para minimizar a resitência em série parasítica Áreas dos diodos é grande Erro na figura! O pad sempre é feito do último metal! A figura desenhou o pad com metal1 É uma boa prática pegar os pads diretamente com o fabricante CMOS. Download no site da MOSIS

Diodos de proteção Conexões próximas para minimizar a resitência em série parasítica Áreas dos diodos é grande Erro na figura! O pad sempre é feito do último metal! A figura desenhou o pad com metal1 É uma boa prática pegar os pads diretamente com o fabricante CMOS.

Packaging - Encapsulamento O encapsulamento é a etapa final que vai conectar o bonding pad e, consequentemente o circuito CMOS, ao mundo exterior.

UNLV University of Nevada, Las Vegas. http://cmosedu.com/cmos1/electric/electric.htm

Logo UERJ

Chip UERJ 2015/02