Laboratório de Eletrônica Digital
|
|
|
- Luiz Gustavo Borges Barros
- 9 Há anos
- Visualizações:
Transcrição
1 Laboratório de Eletrônica Digital Controle de Lâmpadas Three-Way Experiência N o 01 Prof. Ivan Sebastião de Souza e Silva
2 Experiência N o 01 Controle de Lâmpadas Three-Way Experiências de Eletrônica Digital Um sistema three-way consiste de um dispositivo que permite o acionamento de uma lâmpada a partir de qualquer uma das três chaves (interruptores) existentes. Isto é, a lâmpada pode ser ligada ou desligada acionando-se apenas uma das chaves. Esse tipo de dispositivo pode ser utilizado em grandes salas com três portas, permitindo que a lâmpada seja ligada na entrada por uma das portas e desligada na saída por qualquer das portas. 1. Projeto De acordo com a descrição apresentada acima, preencha a Tabela Verdade abaixo e escreva as equações correspondentes à saída L, nas formas padrão de soma de produtos e produto de somas. Considere que C2, C1 e C0 são as variáveis de entrada correspondentes às três chaves; L representa o estado da lâmpada (L=0: Lâmpada desligada; L=1: Lâmpada ligada) Tabela Verdade: C2 C1 C L Soma Padrão de produtos L = (1) Produto padrão de somas L = (2) 2. Projeto 01: Forma de Soma de Produtos 2.1. Crie um novo projeto (file>new Project Wizard) denominado three_way_sp, localizado na pasta Lab1, com a entidade (entity) de topo denominada three_way_sp. O dispositivo a ser utilizado é o EP2C35F672C6 da família Cyclone II Crie um novo arquivo de Diagrama Esquemático (Block Diagram/Schematic File) com o nome "three_way_sp" e desenhe o esquemático correspondente à equação 1 obtida no item 1. Acrescente os pinos (pins) necessários com as denominações definidas no item Defina "three_way_sp" como entidade de topo Compile o esquemático obtido e corrija todos os erros indicados pelo compilador Crie um novo arquivo de forma de onda (Vector Waveform File), denominado "three_way_sp", detecte todas os pinos (Pins) e defina as formas de onda de cada entrada de modo a satisfazer a tabela verdade do ítem Defina o tipo de simulação como Funcional (funtional), indicando (se for o caso) o arquivo vwf anteriormente criado Gere o Netlist da Simulação Funcional (Generate Functional Simulation Netlist) Quando todos os itens acima estiverem sem erros indicados pelo Quartus II, simule o projeto obtido e verifique os resultados. Prof. Ivan Sebastião de Souza e Silva Página 2
3 3. Projeto 02: Forma de Produto de Somas 3.1. Dentro da mesma pasta Lab1, crie um novo projeto (file>new Project Wizard) denominado three_way_ps, com a entidade (entity) de topo denominada three_way_ps. O dispositivo a ser utilizado é o EP2C35F672C6 da família Cyclone II Crie um novo arquivo de Diagrama Esquemático com o nome "three_way_ps" e desenhe o esquemático correspondente à equação 2 obtida no ítem 1. Acrescente os pinos (pins) necessários com as denominações definidas no item Repita os procedimentos indicados nos itens 2.3 a Compare os resultados com os obtidos anteriormente no item Projeto 03: Apenas com Portas NAND 4.1. Aplicando o teorema de De Morgan na equação 1, obtenha uma expressão contendo apenas operações NAND Dentro da mesma pasta Lab1, crie um novo projeto (file>new Project Wizard) denominado three_way_nand, com a entidade (entity) de topo denominada three_way_nand. O dispositivo a ser utilizado é o EP2C35F672C6 da família Cyclone II Crie um novo arquivo de Diagrama Esquemático com o nome "three_way_nand" e desenhe o esquemático correspondente à equação obtida no item Defina " three_way_nand" como entidade de topo e repita os itens 2.4 a Compare os resultados com os obtidos anteriormente nos itens 2 e Projeto 04: Com Portas XOR 5.1. Com manipulações algébricas na equação 2, obtenha uma expressão contendo apenas operações XOR Dentro da mesma pasta Lab1, crie um novo projeto (file>new Project Wizard) denominado three_way_xor, com a entidade (entity) de topo denominada three_way_xor. O dispositivo a ser utilizado é o EP2C35F672C6 da família Cyclone II Crie um novo arquivo de Diagrama Esquemático com o nome "three_way_xor" e desenhe o esquemático correspondente à equação obtida no item Defina " three_way_xor" como entidade de topo e repita os itens 2.4 a Compare os resultados com os obtidos anteriormente nos itens 2, 3 e Proneto 05: Multiplexador 6.1. A parte (a) da figura abaixo mostra um circuito na forma de soma de produtos que implementa um multiplexador 2-para-1 com uma entrada de controle C. Se C = 0 a saída S do mux (multiplexador) é igual a E 0, se C = 1 a saída é igual a E 1. A parte (b) da figura mostra a tabela verdade para esse mux e a parte (c) mostra o símbolo do circuito. Prof. Ivan Sebastião de Souza e Silva Página 3
4 6.2. Dentro da mesma pasta Lab1, crie um novo projeto (file>new Project Wizard) denominado "mux2_1", com a entidade (entity) de topo denominada "mux2_1". O dispositivo a ser utilizado é o EP2C35F672C6 da família Cyclone II Crie um novo arquivo de Diagrama Esquemático com o nome "mux2_1" e desenhe o esquemático correspondente ao esquemático mosdtrado no item 6.1. Acrescente os pinos (pins) necessárias com as denominações já definidas Defina "mux2_1" como entidade de topo Compile o esquemático obtido e corrija todos os erros indicados pelo compilador Crie um novo arquivo de forma de onda, denominado "mux2_1", detecte todas os pinos (Pins) e defina as formas de onda de todas as entradas de modo a obter todas as combinações possíveis de valores lógicos Defina o tipo de simulação como Funcional (funtional), indicando (se for o caso) o arquivo vwf anteriormente criado Gere o Netlist da Simulação Funcional (Generate Functional Simulation Netlist) Quando todos os itens acima estiverem sem erros indicados pelo Quartus II, simule o projeto obtido e verifique os resultados Crie um símbolo para o dispositivo obtido (file>create/update>create symbol files for current file). 7. Projeto 06: Com Mux 7.1. Dentro da mesma pasta Lab1, crie um novo projeto (file>new Project Wizard) denominado "three_way_mux", com a entidade (entity) de topo denominada "three_way_mux". O dispositivo a ser utilizado é o EP2C35F672C6 da família Cyclone II Crie um novo arquivo de Diagrama Esquemático com o nome "three_way_mux" e, utilizando dispositivos como aquele obtido no item 6, desenhe o esquemático correspondente à equação Defina "three_way_mux" como entidade de topo. Prof. Ivan Sebastião de Souza e Silva Página 4
5 7.4. Compile o esquemático obtido e corrija todos os erros indicados pelo compilador Defina o tipo de simulação como Funcional (funtional), indicando (se for o caso) o mesmo arquivo vwf utilizado no item Gere o Netlist da Simulação Funcional (Generate Functional Simulation Netlist) Quando todos os itens acima estiverem sem erros indicados pelo Quartus II, simule o projeto obtido e verifique os resultados, comparando com aqueles obtidos nos itens 2, 3, 4 e Projeto 7: Descrição em VHDL 8.1. Dentro da mesma pasta Lab1, crie um novo projeto (file>new Project Wizard) denominado "three_way_hdl", com a entidade (entity) de topo denominada "three_way_hdl". O dispositivo a ser utilizado é o EP2C35F672C6 da família Cyclone II Crie um arquivo VHDL denominando "three_way_hdl". Com base na equação 1, faça uma descrição em VHDL denominando a entidade (entity) de topo como "three_way_hdl" e salve o arquivo correspondente com o mesmo nome dado à entidade Defina "three_way_hdl" como entidade de topo Compile o arquivo hdl obtido e corrija todos os erros indicados pelo compilador Defina o tipo de simulação como Funcional (funtional), indicando (se for o caso) o mesmo arquivo vwf utilizado no item Gere o Netlist da Simulação Funcional (Generate Functional Simulation Netlist) Quando todos os itens acima estiverem sem erros indicados pelo Quartus II, simule o projeto obtido e verifique os resultados, comparando com aqueles obtidos nos itens 2, 3, 4, 5 e Simulação no modo Timing 9.1. Refaça todas as simulações anteriores estabelecendo o tipo "timing" de simulação Determine o atraso fornecido por cada uma das soluções estudadas. 10. Implementação em FPGA Seguindo orientações contidas no Tutorial Tutorial Quartus II, defina os pinos que serão utilizados, faça os up-loads dos projetos 6 e 7, e teste as implementações realizadas. Prof. Ivan Sebastião de Souza e Silva Página 5
Circuito Decodificador BCD para Display de Sete Segmentos
Prática 5 Linguagem VHDL Prof. Cesar da Costa Circuito Decodificador BCD para Display de Sete Segmentos Um dos métodos mais simples para apresentação de dígitos alfanuméricos, em circuitos digitais, é
Laboratório de Eletrônica Digital Tutorial Quartus II (Procedimentos para Criação e Simulação de Projetos Digitais)
Universidade Federal do Pará Instituto de Tecnologia Faculdade de Engenharia Elétrica Laboratório de Eletrônica Digital Tutorial Quartus II (Procedimentos para Criação e Simulação de Projetos Digitais)
Prática 2 Implementação de Circuitos Lógicos em FPGA
Nome: Professor: Turma: Data: Prática 2 Implementação de Circuitos Lógicos em FPGA O objetivo desta prática é apresentar a criação do arquivo de projeto, do arquivo de estímulos e a simulação de circuitos
Tutorial para criação de circuitos digitais utilizando diagrama esquemático no Quartus Prime 16.1
Tutorial para criação de circuitos digitais utilizando diagrama esquemático no Quartus Prime 16.1 Felipe Valencia de Almeida Profa. Dra. Liria Sato Prof. Dr. Edson Midorikawa Versão 1.0 1º Semestre de
Escola Secundária c/3º CEB José Macedo Fragateiro. Curso Profissional de Nível Secundário. Componente Técnica. Disciplina de
Escola Secundária c/3º CE José Macedo Fragateiro Curso Profissional de Nível Secundário Componente Técnica Disciplina de Sistemas Digitais e Arquitectura de Computadores 2009/2010 Módulo 2: Álgebra e Lógica
ÁLGEBRA BOOLEANA- LÓGICA DIGITAL
ÁLGEBRA BOOLEANA- LÓGICA DIGITAL LÓGICA DIGITAL Álgebra Booleana Fundamentação matemática para a lógica digital Portas Lógicas Bloco fundamental de construção de circuitos lógicos digitais Circuitos Combinatórios
Departamento de Engenharia Elétrica e de Computação EESC-USP. Guia de Projetos VHDL utilizando o QUARTUIS II. Profa. Luiza Maria Romeiro Codá
Departamento de Engenharia Elétrica e de Computação EESC-USP Guia de Projetos VHDL utilizando o QUARTUIS II Profa. Luiza Maria Romeiro Codá 1. Criando um novo projeto: 1.1 Iniciando o Quartus II, criando
Tutorial para criação de circuitos digitais em VHDL no Quartus Prime 16.1
Tutorial para criação de circuitos digitais em VHDL no Quartus Prime 16.1 Felipe Valencia de Almeida Profa. Dra. Liria Sato Prof. Dr. Edson Midorikawa Versão 1.0 1º Semestre de 2017 Essa apostila tem como
ELETRÔNICA DIGITAL I
ELETRÔNICA DIGITAL I DE10-LITE Programação Utilizando Diagrama Esquemático Professor Dr. Michael Klug 1 Utilização do software Download: https://fpgasoftware.intel.com/ Versão Lite: gratuita Para utilização
Tutorial do Quartus II
Tutorial do Quartus II Introdução A seguir, você tomará contato com a ferramenta de projeto digital Quartus II, da Altera Corporation, que além de permitir descrever e simular circuitos lógicos complexos,
QUARTUS II DESENVOLVIMENTO
QUARTUS II DESENVOLVIMENTO DE PROJETOS VIA ESQUEMÁTICO Versão 1.3 Revisão Dado Autor Versão Modificações 28/18/09 Prof. Ricardo 1.0 Versão inicial 29/07/10 Prof. Frank 1.1 Adaptação para Quartus II 9.1SP2
Tutorial para Criar e Simular Circuitos Digitais no Altera Quartus (R) II - versão 9.1
Tutorial para Criar e Simular Circuitos Digitais no Altera Quartus (R) II - versão 9.1 Laboratório Digital Marlim Pereira Menezes Profa. Dra. Liria M. Sato Prof. Dr. Edson Midorikawa Departamento de Engenharia
Criando e Simulando Circuitos Digitais no Quartus II
Criando e Simulando Circuitos Digitais no Quartus II 1. Introdução Altera Quartus II (QII) é um aplicativo de projeto de PLDs (Dispositivos lógicos programáveis) da Altera que permite ao desenvolvedor
ALTERA Quartus II. Manual
ALTERA Quartus II Manual 2014 O Quartus II é um ambiente de desenvolvimento integrado (IDE Integrated Development Environment), utilizado para o desenvolvimento de sistemas digitais utilizando FPGAs (Field
Exercícios de Laboratório 3
Tradução do Laboratory Exercise 3 disponível em Exercícios de Laboratório 3 Latches, Flip-Flops e Registradores Este exercício
Introdução. Display de sete segmentos
Código do Laboratório: AP08 Data: 30/04/2009 Nomes: Bruno Jurkovski Cartão número 172865 Marcos Vinicius Cavinato Cartão número 171774 Turma D Introdução A aula prática de 30/04/2009 consiste das seguintes
4. Desenhe um digrama esquemático para cada uma das funções abaixo. a.
Eletrônica Digital Lista de Exercícios 1. Preencha a tabela abaixo para cada uma das funções indicadas. x 2 x 1 x 0 x 2 x 1 x 2 +x 1 x 2 x 1 x 2 x 1 + x 0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1
EPUSP PCS 2355 Laboratório Digital. Contadores em VHDL
Contadores em VHDL Versão 2014 RESUMO Esta experiência consiste no projeto e implementação de circuitos contadores com o uso da linguagem de descrição de hardware VHDL. São apresentados aspectos básicos
Q(A, B, C) =A.B.C + A.B.C + A.B.C + A.B.C + A.B.C + A.B.C. m(1, 2, 3, 6) T (A, B, C, D) =A.B.C.D+A.B.C.D+A.B.C.D+A.B.C.D+A.B.C.D+A.B.C.
Módulo Representação de sistemas digitais e implementação com componentes TTL Objectivos Pretende-se que o aluno compreenda o relacionamento entre a representação por tabelas e por expressões booleanas.
4. Álgebra Booleana e Simplificação Lógica. 4. Álgebra Booleana e Simplificação Lógica 1. Operações e Expressões Booleanas. Objetivos.
Objetivos 4. Álgebra Booleana e Simplificação Lógica Aplicar as leis e regras básicas da álgebra Booleana Aplicar os teoremas de DeMorgan em expressões Booleanas Descrever circuitos de portas lógicas com
4.a Aula Prática Projeto de um Somador de 16 bits com a Linguagem VHDL
4.a Aula Prática Projeto de um Somador de 16 bits com a Linguagem VHDL Prof. Cesar da Costa VHDL é uma linguagem para descrever sistemas digitais utilizada universalmente. VHDL é proveniente de VHSIC Hardware
Passos Iniciais para simulação de um projeto utilizando portas lógicas
Nome Hallan William Veiga Orientador: Joselito Anastácio Heerdt Passos Iniciais para simulação de um projeto utilizando portas lógicas Inicialmente deve ser executado o software Quartus II 10.1.Na tela
Tutorial para Criar e Simular Circuitos Digitais no Altera Quartus (R) II versão 9.1 Versão 1.1
Tutorial para Criar e Simular Circuitos Digitais no Altera Quartus (R) II versão 9.1 Versão 1.1 Laboratório Digital Marlim Pereira Menezes Profa. Dra. Liria M. Sato Prof. Dr. Edson Midorikawa Departamento
Eletrônica Digital Lista de Exercícios
Eletrônica Digital Lista de Exercícios 1. Preencha a tabela abaixo para cada uma das funções indicadas. x 2 x 1 x 0 x 2 x 1 x 2 +x 1 x 2 x 1 x 2 x 1 + x 0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1
1 Práticas de Laboratório Construindo um Circuito TTL (Transistor-Transistor Logic) Introdução a ferramenta EDA Quartus II
Índice 1 Práticas de Laboratório 7 1.1 Construindo um Circuito TTL (Transistor-Transistor Logic)................. 8 1.2 Introdução a ferramenta EDA Quartus II 9.1......................... 12 1 2 ÍNDICE
ROTEIRO 1 INTRODUÇÃO AO QUARTUS II
ROTEIRO 1 INTRODUÇÃO AO QUARTUS II Prof. Dr. Amauri Amorin Assef *Departamento Acadêmico de Eletrotécnica/DAELT - UTFPR, Curitiba [email protected] 1. Introdução Cada circuito lógico projetado com
3.a Aula Prática Projeto de Circuitos Sequenciais com FPGA. Projeto e simulação de um gerador de frequência
3.a Aula Prática Projeto de Circuitos Sequenciais com FPGA Prof. Cesar da Costa Projeto e simulação de um gerador de frequência Muitas vezes, várias frequências de clock são necessárias em um circuito
Disciplina de Laboratório de Elementos de Lógica Digital I SSC-0111
USP - ICMC - SSC SSC 0111 (Lab ELD I) - 2o. Semestre 2011 Disciplina de Laboratório de Elementos de Lógica Digital I SSC-0111 1 Agosto 2011 Prof. Fernando Osório Email: fosorio [at] { icmc. usp. br, gmail.
Exercícios de Laboratório 1
Tradução do Laboratory Exercise 1 disponível em Exercícios de Laboratório 1 Switches (chaves), Luzes (LEDs) e Multiplexadores
Ambiente de Software EDA (Electronic Design Automation)
Ambiente de Software EDA (Electronic Design Automation) Este capítulo apresenta uma nova metodologia de projeto de circuitos digitais. Há uma introdução ao software Quartus II com desenvolvimento de alguns
Sistemas Digitais Ficha Prática Nº 7
Departamento de Sistemas Digitais Ficha Prática Nº 7 Implementação de um conversor analógico/ digital tipo Flash: com Codificador e com Descodificador Grupo: Turma: Elementos do Grupo: 1. Introdução Os
Disciplina: Laboratório de Circuitos Digitais
Universidade Federal de São Carlos Disciplina: Laboratório de Circuitos Digitais Prof. Dr. Emerson Carlos Pedrino 9ª Pratica: Computador de 16 bits Data:17/07/2014 Nome: Adrián Agüero Faraldo RA: 612227
Data: Experiência 01: LEI DE OHM
( ) Prova ( ) Prova Semestral ( ) Exercícios ( ) Prova Modular ( ) Segunda Chamada ( ) Exame Final ( ) Prática de Laboratório ( ) Aproveitamento Extraordinário de Estudos Nota: Disciplina: Turma: Aluno
PASSO A PASSO COMO CRIAR UM NOVO PROJETO EM SCHEMATIC NO SOFTWARE QUARTUS II CYCLONE IV
PASSO A PASSO COMO CRIAR UM NOVO PROJETO EM SCHEMATIC NO SOFTWARE QUARTUS II CYCLONE IV 1) Após abrir o quartus II, clique em CREATE A NEW PROJECT (tela a seguir). 2) CLIQUE EM NEXT (tela a seguir) EMERSON
Figura 1 - Somador para dois números de 4 bits com extensores lógicos (EL) e Aritméticos(EA).
Projeto de uma Unidade Lógico-Aritmética (ULA) Uma unidade lógico-aritmética (ULA) é responsável pelas operações lógicas e aritméticas básicas num processador. As operações aritméticas tipicamente realizadas
LAB03 Circuitos digitais combinacionais: alarme do museu, multiplexers, e descodificador de 4 bits para visor de 7 segmentos i
DEP. DE ENG.ª ELECTROTÉCNICA E DE COMPUTADORES FACULDADE DE CIÊNCIAS E TECNOLOGIA UNIVERSIDADE DE COIMBRA LAB03 Circuitos digitais combinacionais: alarme do museu, multiplexers, e descodificador de 4 bits
LAB04 Circuitos digitais combinacionais: descodificadores, multiplexers, demultiplexers, e codificadores i
DEP. DE ENG.ª ELECTROTÉCNICA E DE COMPUTADORES FACULDADE DE CIÊNCIAS E TECNOLOGIA UNIVERSIDADE DE COIMBRA LAB04 Circuitos digitais combinacionais: descodificadores, multiplexers, demultiplexers, e codificadores
Guia de projeto em esquemático utilizando o Software QUARTUS II da ALTERA Profa. Luiza Maria Romeiro Codá
Departamento de Engenharia Elétrica e de Computação SEL 405 Lab. de Introdução aos Sistemas Digitais I Guia de projeto em esquemático utilizando o Software QUARTUS II da ALTERA Profa. Luiza Maria Romeiro
Programação de CPLDs no ambiente ISE 4.2i da Xilinx
Programação de CPLDs no ambiente ISE 4.2i da Xilinx O presente documento resume os passos necessários para programar um Complex Programmable Logic Device (CPLD) usando o editor de esquema eléctrico e a
Disciplina: Laboratório de Circuitos Digitais
Universidade Federal de São Carlos Disciplina: Laboratório de Circuitos Digitais Prof. Dr. Emerson Carlos Pedrino 7ª Prática: Introdução à Verilog-HDL e á Lógica Sequencial Data: 22/05/2014 Nome: Adrián
7. Funções de Lógica Combinacional. 7. Funções de Lógica Combinacional 1. Somadores Básicos. Objetivos. Objetivos. Circuitos Digitais 03/11/2014
Objetivos 7. Funções de Lógica Combinacional Fazer distinção entre meio-somadores e somadores-completos Usar somadores-completos para implementar somadores binários em paralelo Explicar as diferenças entre
CARGA E DESCARGA DE CAPACITORES
CARGA E DESCARGA DE CAPACITORES Introdução O capacitor é um componente eletrônico constituído de duas placas condutoras de corrente elétrica separadas por um material isolante denominado de dielétrico
ELETRÔNICA DIGITAL 1
CENTRO FEDERAL DE EDUCAÇÃO TECNOLÓGICA DE SANTA CATARINA UNIDADE SÃO JOSÉ CURSO DE TELECOMUNICAÇÕES ELETRÔNICA DIGITAL 1 CAPÍTULO 2 SUMÁRIO 2. Funções Lógicas 2 2.1 Introdução 2 2.2 Funções Lógicas Básicas
MULTIPLEXADOR E DEMULTIPLEXADOR
MULTIPLEXADOR E DEMULTIPLEXADOR Organização Básica de Computadores - LAB 2 OBJETIVOS: Adquirir conhecimentos em dispositivos de lógica programável; Estudo do circuito multiplexador; Estudo do circuito
Laboratório de Circuitos Digitais 1
Universidade Estadual Paulista ampus de Sorocaba Laboratório de ircuitos Digitais 1 Experimento 03: Projeto e simulação de decodificador para display Experimento com atividade pré-aula Prof. lexandre da
III. Representações das portas lógicas (recordação): Figura 1: Símbolos padronizados e alternativos para várias portas lógicas e para o inversor 2
CIRCUITOS LÓGICOS COMBINACIONAIS I. Objetivos: Realizar os passos necessários para obter uma expressão do tipo soma-de-produtos com o objetivo de projetar um circuito lógico na sua forma mais simples.
Introdução à Simulação em VHDL. Ney Laert Vilar Calazans
Introdução à Simulação em VHDL Ney Laert Vilar Calazans 06/março/2010 Descrição Completa do Somador library IEEE; use IEEE.Std_Logic_1164.all; entity halfadd is port (A, B: in std_logic; Sum, Carry: out
ELETRÔNICA DIGITAL. Parte 6 Display, Decodificadores e Codificadores. Prof.: Michael. 1 Prof. Michael
ELETRÔNICA DIGITAL Parte 6 Display, Decodificadores e Codificadores Prof.: Michael LED Diodo emissor de luz (LED) Para nós será utilizado para dar uma indicação luminosa do nível lógico de sinal; Ligado
Disciplina: Laboratório de Circuitos Digitais
Universidade Federal de São Carlos Disciplina: Laboratório de Circuitos Digitais Prof. Dr. Emerson Carlos Pedrino 3ª Prática: Rotação de uma palavra nos Displays de 7 segmentos Data: 10/04/2014 Nome: Adrián
Objetivo Geral: Executar procedimentos para instalação de lâmpadas fluorescentes.
( ) Prova ( ) Prova Semestral ( ) Exercícios ( ) Prova Modular ( ) Segunda Chamada ( ) Exame Final ( ) Prática de Laboratório ( ) Aproveitamento Extraordinário de Estudos Nota: Disciplina: Turma: Aluno
UNIVERSIDADE FEDERAL DO RIO GRANDE DO NORTE - UFRN DEPARTAMENTO DE INFORMÁTICA E MATEMÁTICA APLICADA DIMAP
UNIVERSIDADE FEDERAL DO RIO GRANDE DO NORTE - UFRN DEPARTAMENTO DE INFORMÁTICA E MATEMÁTICA APLICADA DIMAP Disciplina: DIM0403 Laboratório de Circuitos Lógicos Professor: Sílvio Fernandes 08 Introdução
PSI-3451 Projeto de CI Lógicos Integrados. Aula 4
PSI-3451 Projeto de CI Lógicos Integrados Aula 4 A parte prática da aula 4 pretende colocar o aluno em contato com mais algumas estruturas sintáticas da linguagem, particularmente funções e procedimentos,
Sistemas Digitais. Linguagem Verilog. Monitoria SD Daniel Alexandro/Reniê Delgado/Vanessa Ogg. Editado por (DARA)
Sistemas Digitais Linguagem Verilog Monitoria SD 2011.2 Daniel Alexandro/Reniê Delgado/Vanessa Ogg Editado por (DARA) Introdução Verilog é uma linguagem, como VHDL, largamente usada para descrever sistemas
Introdução ao desenho de circuitos digitais usando Xilinx WebPACK 4.1 e linguagem ABEL
Laboratórios Integrados I 1 Introdução ao desenho de circuitos digitais usando Xilinx WebPACK 4.1 e linguagem ABEL Introdução Este tutorial apresenta os principais passos associados à síntese de um circuito
Capítulo VI Circuitos Aritméticos
Capítulo VI Circuitos Aritméticos Introdução No capítulo anterior estudamos a soma e subtração de números binários. Neste capítulo estudaremos como as operações aritméticas de soma e subtração entre números
ATIVIDADE DE MATEMÁTICA (PARA CASA) Data de entrega 18/04/2012
OSASCO, DE DE 01 NOME: PROF. 8º ANO ATIVIDADE DE MATEMÁTICA (PARA CASA) Data de entrega 18/04/01 1. Deseja-se fixar o comprimento e a largura de uma sala de modo que a sua área seja 36 m. a) Se a largura
5. O Mapa de Karnaugh
Objetivos 5. O Mapa de Karnaugh Usar um mapa de Karnaugh para simplificar expressões Booleanas Usar um mapa de Karnaugh para simplificar funções de tabela-verdade Utilizar condições don t care para simplificar
Portas Lógicas Básicas: Parte 2 Simulação Lógica
Laboratório 1 - continuação Portas Lógicas Básicas: Parte 2 Simulação Lógica 5. Introdução à Simulação Lógica Neste laboratório, você tomará contato com a ferramenta de projeto digital Max+Plus II, da
CRONÔMETRO DIGITAL PROJETO
CRONÔMETRO DIGITAL PROJETO OBJETIVOS: a) Verificação do funcionamento dos contadores; b) Aplicabilidade de circuitos contadores; c) Verificação do funcionamento de um cronômetro digital. INTRODUÇÃO TEÓRICA
Projeto CONDIGITAL Representações Gráficas Guia do Professor
Projeto CONDIGITAL Representações Gráficas Guia do Professor Página 1 de 6 Caro(a) professor(a) Guia do Professor A utilização de jogos e simulações digitais como objetos de aprendizagem tem sido difundida
Universidade Federal de Juiz de Fora Laboratório de Eletrônica CEL 037 Página 1 de 7
Universidade Federal de Juiz de Fora Laboratório de Eletrônica CEL 037 Página 1 de 7 1 Título Prática 3 Aplicações do CI 555 2 Objetivos Apresentar o Circuito Integrado 555 e suas aplicações. Desenvolver
UM PROCESSADOR SIMPLES
UM PROCESSADOR SIMPLES Versão 2015 RESUMO Esta experiência tem como objetivo o desenvolvimento do projeto de um núcleo de um processador simples. Na parte experimental este projeto deverá ser sintetizado
LAB01 Introdução ao Altera Quartus II: LEDs, lógica combinacional, e contador com visor de 7 segmentos utilizando a placa FPGA DE2 i
DEP. DE ENG.ª ELECTROTÉCNICA E DE COMPUTADORES FACULDADE DE CIÊNCIAS E TECNOLOGIA UNIVERSIDADE DE COIMBRA LAB01 Introdução ao Altera Quartus II: LEDs, lógica combinacional, e contador com visor de 7 segmentos
UNIVERSIDADE FEDERAL DE ITAJUBÁ
UNIVERSIDADE FEDERAL DE ITAJUBÁ Instituto de Engenharia de Sistemas e Tecnologia da Informação LABORATÓRIO DE ELETRÔNICA DIGITAL I ELT029 Atividade de Laboratório 1 Aluno: Mat.: Aluno: Mat.: Aluno: Mat.:
TIAGO VINÍCIUS DE SOUZA RAFAEL MARIZ GUIMARÃES PROJETO DE UM SUBTRATOR
TIAGO VINÍCIUS DE SOUZA RAFAEL MARIZ GUIMARÃES PROJETO DE UM SUBTRATOR Trabalho elaborado como parte da avaliação da disciplina de Projeto de Circuitos Integrados, ministrada pelo Prof. Oscar Gouveia Filho,
Representação de Circuitos Lógicos
1 Representação de Circuitos Lógicos Formas de representação de um circuito lógico: Representação gráfica de uma rede de portas lógicas Expressão booleana Tabela verdade 3 representações são equivalentes:
UNIVERSIDADE FEDERAL DE CAMPINA GRANDE CENTRO DE ENGENHARIA ELÉTRICA E INFORMÁTICA UNIDADE ACADEMICA DE ENGENHARIA ELÉTRICA ELETRÔNICA
UNIVERSIDADE FEDERAL DE CAMPINA GRANDE CENTRO DE ENGENHARIA ELÉTRICA E INFORMÁTICA UNIDADE ACADEMICA DE ENGENHARIA ELÉTRICA ELETRÔNICA (1) Determine o valor da tensão na saída V o. LISTA DE EXERCICIOS
Projeto com Linguagens de Descrição de Hardware
Projeto com Linguagens de Descrição de Hardware Versão 2012 RESUMO Esta experiência consiste no projeto e implementação de um circuito digital simples com o uso de uma linguagem de descrição de hardware.
Aula 5: determinação e simplificação de expressões lógicas
Aula 5: determinação e simplificação de expressões lógicas Circuitos Digitais Rodrigo Hausen CMCC UFABC 4 e 6 de Fev. de 2013 http://compscinet.org/circuitos Rodrigo Hausen (CMCC UFABC) Aula 5: determinação
Circuitos Aritméticos
Circuitos Aritméticos Semi-Somador Quando queremos proceder à realização de uma soma em binário, utilizamos várias somas de dois bits para poderemos chegar ao resultado final da operação. Podemos, então,
Circuitos de Apoio. UEM/CTC Departamento de Informática Curso: Ciência da Computação Professor: Flávio Rogério Uber
UEM/T Departamento de Informática urso: iência da omputação Professor: Flávio Rogério Uber ircuitos de poio Obs.: a elaboração deste material foi baseada no material do prof. Dr. João ngelo Martini (UEM/DIN)
UNIVERSIDADE FEDERAL DE ITAJUBÁ Instituto de Engenharia Elétrica Engenharia da Computação
UNIVERSIDADE FEDERAL DE ITAJUBÁ Instituto de Engenharia Elétrica Engenharia da Computação Software Altera Linguagem VHDL Compilando VHDL com o ALTERA MAX PLUS II - 1 - Compilando VHDL com o ALTERA MAX
SIMULAÇÃO DE CIRCUITOS
SIMULAÇÃO DE CIRCUITOS Edson T. Midorikawa, Ricardo Caneloi dos Santos e Dante Tantalean / 2002 E.T.M./2003 (revisão) E.T.M./2004 (revisão) E.T.M./2005 (revisão) RESUMO Nesta experiência serão discutidos
Circuitos Combinacionais Básicos
ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES I Circuitos Combinacionais Básicos Descrição VHDL prof. Dr. César Augusto M. Marcon prof. Dr. Edson Ifarraguirre Moreno 2 / 17 Circuitos combinacionais básicos
Tutorial :: Introdução ao VHDL em ambiente Design Works
Tutorial :: Introdução ao VHDL em ambiente Design Works Objectivos Familiarização com a linguagem VHDL Familiarização com a construção de modelos em VHDL utilizando o software DesignWorks. Trabalho a realizar
TUTORIAL MATLAB Victor Breder 2016
TUTORIAL MATLAB Victor Breder 2016 1. INTERFACE A. Caminho de trabalho Mostra o caminho pasta raiz que será considerada para executar scripts e funções criados pelo usuário. B. Pasta de trabalho Mostra
EPUSP PCS 3635 Laboratório Digital I. Trena Digital
Trena Digital Versão 2016 RESUMO Esta experiência tem por objetivo desenvolver uma Trena Digital, ou seja, um circuito digital que realiza a medida de distância para um objeto, usando um sensor ultrassônico
EPUSP PCS 3335 Laboratório Digital A. Trena Digital
Trena Digital Versão 2016 RESUMO Esta experiência tem por objetivo desenvolver uma Trena Digital, ou seja, um circuito digital que realiza a medida de distância para um objeto, usando um sensor ultrassônico
Metodologias de Programação
Metodologias de Programação Bloco 1 José Paulo 1 Formador José António Paulo E-mail: [email protected] Telemóvel: 96 347 80 25 Objectivos Iniciar o desenvolvimento de raciocínios algorítmicos Linguagem
Representação de Informação. 1. Converta cada um dos seguintes números para o seu equivalente decimal: a)
SISTEMAS DIGITAIS Caderno de Exercícios Representação de Informação 1. Converta cada um dos seguintes números para o seu equivalente decimal: a) b) i) 1101110.101 2 ii) 0.00101 2 iii) 1011010.1010 2 i)
Circuito integrado Temporizador 555. Circuito Integrado Temporizador (Timer) 555
Circuito Integrado Temporizador (Timer) 555 Apesar de não se tratar de um componente digital, faremos agora um estudo do Timer 555. Este circuito Integrado é largamente utilizado como base de marcação
Lógica Reconfigurável
UNIVERSIDADE TECNOLÓGICA FEDERAL DO PARANÁ DEPARTAMENTO ACADÊMICO DE ELETROTÉCNICA CURSO DE ENGENHARIA INDUSTRIAL ELÉTRICA MESTRADO EM SISTEMAS DE ENERGIA Lógica Reconfigurável - [email protected]
Aula 01 TEOREMAS DA ANÁLISE DE CIRCUITOS. Aula 1_Teoremas da Análise de Circuitos.doc. Página 1 de 8
ESCOLA TÉCNICA ESTADUAL ZONA SUL CURSO TÉCNICO EM ELETRÔNICA II. CIRCUITOS ELÉTRICOS Aula 0 TEOREMAS DA ANÁLISE DE CIRCUITOS Prof. Marcio Leite Página de 8 0 TEOREMA DA ANÁLISE DE CIRCUITOS.0 Introdução
Dada uma gramática GLC G: Obter G tal que L(G )=L(G) e G seja LL(1); Conforme a conveniência, efetuar eliminação de regras e de recursões à direita, usando a notação EBNF; Criar, para cada símbolo não-terminal
Figura 1 Circuito capacitivo em série.
ASSOCIAÇÃO EDUCACIONAL DOM BOSCO FACULDADE DE ENGENHARIA DE RESENDE ENGENHARIA ELÉTRICA ELETRÔNICA Disciplina: Laboratório de Circuitos Elétricos Corrente Contínua 1. Objetivo A característica de um dispositivo
Introdução ao Max+Plus II
Universidade Federal Fluminense Escola de Engenharia Departamento de Engenharia de Telecomunicações Técnicas Digitais A Laboratório no. 02 Objetivo Iniciar o aprendizado do software Max+Plus II utilizado
FUNÇÕES MATEMÁTICAS NÚMERO : PI() SENO E COSSENO: SEN() E COS()
FUNÇÕES MATEMÁTICAS FUNÇÕES MATEMÁTICAS O Excel possui uma série de funções matemáticas em sua biblioteca. Para utilizar uma função, sempre devem ser utilizados os parêntesis, mesmo que estes fiquem vazios.
