Relatório de Prática no LABORATORIO

Documentos relacionados
Relatório de Prática no LABORATORIO

Relatórios de Práticas no LABORATORIO

Relatórios de Práticas no LABORATORIO

Departamento de Engenharia Elétrica e de Computação SEL 405 Lab. de Introdução aos Sistemas Digitais I Profa. Luiza Maria Romeiro Codá PRÁTICA Nº 6

P U C E N G E N H A R I A PONTIFÍCIA UNIVERSIDADE CATÓLICA LABORATÓRIO DE SISTEMAS DIGITAIS. Prof. Dr. João Antonio Martino

EXPERIÊNCIA 8 CIRCUITOS ARITMÉTICOS: SOMADORES SUBTRATORES

Departamento de Engenharia Elétrica e de Computação SEL 384 Laboratório de Sistemas Digitais I Profa. Luiza Maria Romeiro Codá PRÁTICA Nº 4:

Circuitos Digitais - Somadores e Subtradores SOMADORES E SUBTRADORES

Pré-Laboratório (Para ser entregue no início da aula prática)

Circuitos Combinacionais. Arquitetura de Computadores I

PONTIFÍCIA UNIVERSIDADE CATÓLICA

Universidade Federal de Santa Catarina Centro Tecnológico Departamento de Informática e Estatística Ciências da Computação & Engenharia Eletrônica

UFMT. Ministério da Educação UNIVERSIDADE FEDERAL DE MATO GROSSO PRÓ-REITORIA DE ENSINO DE GRADUAÇÃO PLANO DE ENSINO

SOMADORES E SUBTRATORES

3 Utilizando o CircuitMaker, simule circuito abaixo e preencha sua tabela. Analise que circuito é esse.

Projetos de Decodificadores

Relatório Circuitos Lógicos. Calculadora 4 bits

Organização e Arquitetura de Computadores I

Caderno de Laboratório

Eletrônica Digital. Projeto de Circuitos Combinacionais. Alex Vidigal Bastos

CIRCUITOS DIGITAIS. Circuitos Combinacionais e Técnicas de Simplificação

Somadores Binários E.T.M./2005 (revisão)

SOMADORES E SUBTRATORES

EXPERIÊNCIA 4 CIRCUITOS COMBINACIONAIS

Revisão: técnicas simplificação

Sistemas Digitais Ficha Prática Nº 3

Aula 7. Codificadores e Decodificadores. SEL Sistemas Digitais. Prof. Dr. Marcelo Andrade da Costa Vieira

PONTIFÍCIA UNIVERSIDADE CATÓLICA

Arquitetura de Computadores. Tiago Alves de Oliveira

Prof. Leonardo Augusto Casillo

1. Sistemas de numeração e códigos 23

Sistemas Digitais Módulo 8 Introdução aos Circuitos Aritméticos

Introdução à Computação

EXPERIÊNCIA 6 CIRCUITOS CODIFICADORES E DECODIFICADORES

Departamento de Engenharia Elétrica e de Computação SEL 384 Laboratório de Sistemas Digitais I Profa. Luiza Maria Romeiro Codá PRÁTICA Nº5

Disciplina: Eletrônica Digital Aluno: Nº: Código: EL52M Turma: Prof.: Gustavo B. Borba Código: Data: / /

Pré-Laboratório (Para ser entregue no início da aula prática)

Unidade Lógica e Aritmética

Codificadores e Decodificadores

EXPERIÊNCIA 7 MUX e DEMUX

CALCULADORA SIMPLES COM ULA

Introdução teórica aula 12: Pisca- Pisca Controlado por Luz

CENTRO FEDERAL DE EDUCAÇÃO TECNOLÓGICA DE MINAS GERAIS UNIDADE DE ENSINO SUPERIOR CURSO DE ENGENHARIA INDUSTRIAL ELÉTRICA PLANO DE ENSINO

Capítulo 6 Aritmética Digital: Operações e Circuitos

EPUSP PCS2355 Laboratório Digital SOMADORES DECIMAIS

3. Revisão de Eletrônica Digital

CIRCUITOS LÓGICOS COMBINACIONAIS: MULTIPLEXADORES E DEMULTIPLEXADORES

OHMÍMETRO DIGITAL. 1 O Projeto. 1.1 Sensor. 1.2 Conversor A/D

5º Experimento: Somador Binário de números com sinal

EPUSP PCS 2011/2305/2355 Laboratório Digital SOMADORES DECIMAIS

Relatórios de Práticas no LABORATORIO

3) PRÁTICA DE LABORATÓRIO

EPUSP PCS 2011/2305/2355 Laboratório Digital CALCULADORA SIMPLES

EXPERIMENTO 2: Portas Lógicas

Figura 1 - Display de 7 segmentos

Operações Aritméticas Prof. Rômulo Calado Pantaleão Camara. Carga Horária: 2h/60h

SISTEMAS DIGITAIS. Módulo 7 Prof. Celso DECODIFICADOR:

UNIVERSIDADE ESTADUAL PAULISTA. Campus de Guaratinguetá Colégio Técnico Industrial de Guaratinguetá Professor Carlos Augusto Patrício Amorim

Circuitos Combinacionais

Apostila de Eletrônica Digital ÍNDICE

Circuitos Combinacionais Prof. Rômulo Calado Pantaleão Camara. Carga Horária: 2h/60h

EXERCÍCIOS DE PREPARAÇÃO PARA PROVA B2

Circuitos Combinacionais

Montagem, testes, depuração e documentação de circuitos digitais

MÓDULO 8810 MANUAL TÉORICO E PRÁTICO

Multiplexadores e Demultiplexadores

Unidade Lógica e Aritmética

Capítulo 6 Aritmética Digital: Operações e Circuitos

Circuitos Combinacionais. Sistemas digitais

Exercícios de Laboratório 2

EPUSP PCS 2011/2305/2355 Laboratório Digital CALCULADORA SIMPLES

O 7490 na prática O circuito integrado 7490 tem a aparência mostrada na figura 1.

Aula 05 Circuitos lógicos combinacionais

Eletrônica Digital para Instrumentação

Painel Luminoso com LEDs

Operações com números binários

Podem ser substituídos pelo módulo P7-Sensor de Luminosidade da GBK Robotics.

EPUSP PCS 2011 Laboratório Digital I. Uma ULA Simples

Códigos Neste capítulo estudaremos circuitos destinados a aplicações específicas, destacamos : Codificadores Decodificadores Circuitos aritméticos:

Prof. Leonardo Augusto Casillo

INSTITUTO DE TECNOLOGIA EMERSON MARTINS

UNIVERSIDADE ESTADUAL PAULISTA. Campus de Guaratinguetá Colégio Técnico Industrial de Guaratinguetá Professor Carlos Augusto Patrício Amorim

Painel Luminoso com LEDs

CAPÍTULO IV. Um display de 7 segmentos mostra ao usuário de um sistema digital um algarismo de 0 a 9, conforme mostra as figuras 1,2 e 3.

4. Desenhe um digrama esquemático para cada uma das funções abaixo. a.

Transcrição:

Cod. Disc: TURMA: GRUPO: NOME: Sistemas Digitais Relatório de Prática no LABORATORIO Aula 6 Aula 7 e 8 a parte: Decodificador e Display 2ª etapa Projeto Prático Somador e Subtrator PROF. MSc. MÁRIO OLIVEIRA ORSI PROF. MSc. CARLOS ALEXANDRE FERREIRA DE LIMA março 24

. Projeto Final do Laboratório Trata-se do projeto de uma calculadora BCD (Bynare Coded Decimal Quatro bits representam um algarismo decimal) sendo dividido para a implementação em oito partes descritas abaixo e mostradas no diagrama de blocos funcionais Fig. Projeto Final: Calculadora BCD a parte: Decodificador e Display 2 a parte: Somador e Subtrator 3 a parte: Correção BCD e Sinal 4 a parte: Seletor 5 a parte: Chaves sem Rebatimento Pulso e Pulso 2 6 a parte: Contador BCD 7 a parte: Gerador de Sinais de Controle 8 a parte: Registrador A e B O projeto deverá ser implementado por grupos de no máximo 5 alunos, observando que o relatório é sempre individual. SINAL DISPLAY I DECODIFICADOR SELETOR 3: MONITOR SOMADOR / SUBTRATOR BCD REG B REG A GERADOR DE SINAIS DE CONTRÔLE MODO + / - PULSO 2 PULSO CONTADOR BCD Fig CALCULADORA BCD 2

AULA 6 Projeto final etapa (Circuito Decodificador e Display) Implementar o Decodificador e Display conforme figura.. Fundamentos Teóricos: conforme Referência Livro Texto: Capítulo 9.2 2. Projetos de decodificador BHEXA e BCD propostos nas aulas e da PRELEÇÃO como AED. EXPERIÊNCIA : Montar e Testar um decodificador BHEXA (CI 9863) Objetivo: Considerando o funcionamento previsto no projeto do decodificador BHEXA, usar o Ci 9368 do Modulo de teste, para testar o funcionamento do decodificador. Procedimento experimental: Interligue 4 chaves em 4 leds do modulo de teste e Teste do display e decodificador HEXA (CI 9368 catodo comum) do Modulo 8, e preenchendo na tabela verdade abaixo a coluna resultado e compare com os resultados previstos no projeto (coluna previsto) PREVISTO CHAVES RESULTADO CI BCD mod Hexa A B C D CI MOD........ L 3 L 2 L L A A B B C C D D A B C D SINAL Decodificador DECODIFICADOR DISPLAY fig etapa SELETOR 3: MONITORES SOMADOR / SUBTRATOR BCD GERADORES DOS SINAIS DE CONTROLE MODO `+/- PULSOS REG A CONTADOR BCD REG B PULSOS 2 3

EXPERIENCIA 2: Montar e testar o Decodificador BCD e Display de 7 seguimentos Objetivo: Considerando o funcionamento previsto no projeto do decodificador BCD usar o CI 7448 ou 7447 interligando-o ao display de 7 segmentos no Modulo do projeto final, testar o funcionamento do decodificador e display (etapa do projeto final) Procedimentos experimentais. Montar no módulo do projeto final um dos Displays de 7 segmentos (layout abaixo): CI 7448 display Catodo comum Display acende com nível (+5Vcc) g e f f e d a g d n/c a c CI 7447 display Anodo comum Display acende com nível (terra) Nunca ligar direto na fonte + 5V - Para testar os displays sem o usar um dos CIs monte o fios de +5V (Vcc) e V (terra) no módulo com um resistor de 36 OHM. 2. Identifique no kit de montagem do projeto final qual o decodificador BCD (CI 7448 catodo comum alimentação display TERRA, ou 7447 anodo comum alimentação display,5v) que esta disponível, e monte o circuito do esquema correspondente fazendo a interligação do CI ao display e um barramento com as chaves b c b a f g b e d c g e f f e d a g d n/c R +5v a c b c b conectado em aberto + 5 v 4

3. Testar o circuito preenchendo com as figuras na tabela verdade abaixo a coluna resultado CI e compare com os resultados previstos no projeto do CI (coluna previsto) PREVISTO CHAVES RESULTADO CI mod B 3 B 2 B B BCD Hexa A B C D CI MOD........ L 3 L 2 L L A A B B C C D D A B C D SINAL DISPLAY fig etapa Decodificador DECODIFICADOR SELETOR 3: MONITORES SOMADOR / SUBTRATOR BCD GERADORES DOS SINAIS DE CONTROLE MODO `+/- PULSOS REG A CONTADOR BCD REG B PULSOS 2 Questões. Comparando agora os resultados previstos no projeto desenvolvido na teoria (AED da preleção) com os do teste do CI da experiência dec BHEXA. São diferentes? Por quê? 2. Comparando agora os resultados previstos no projeto desenvolvido na teoria (AED da preleção) com os do teste do CI da experiência 2 dec BCD. São diferentes? Por quê? 5

AULA 7 Circuitos XOR e XNOR; Aplicações. Objetivo: Circuitos XOR e XNOR; Aplicações: Gerador e Teste de paridade; Circuitos T/C. Fundamentos Teóricos: conforme Referência Livro Texto: Capítulo 4.6 a 4.8 Experiência : CIRCUITO GERADOR DE PARIDADE PAR. Procedimentos experimentais Testar o funcionamento do módulo ou kit de montagem Colocar o(s) CI(s) no módulo ou kit de montagem e testar as portas do CI 7486 Layout abaixo (roteiro Aula ) chaves A B C D gerador de paridade PAR paridade P Numerar os pinos das portas no esquema do circuito gerador de paridade ACIMA de acordo com o Layout do CI7486 abaixo Simular o teste do circuito gerador de paridade para 4 Bits ABCD preenchendo a coluna res. da tabela verdade. prev res. A B C D S S Vcc 4 3 2 9 8 7486 2 3 4 5 6 7 6

Experiência 2: CIRCUITO True / Complement T / C Usando um CI 7486 (4 portas XOR) Layout abaixo e um CI 7447 ou 7448 (DECOFICADOR BCD) com DISPLAY de 7 segmentos; Montar um Circuito T/C (True/Complement) para 4 bits de entradas: B 3 B 2 B B, Vcc 4 3 2 9 8 7486 2 3 4 5 6 7 Procedimentos Experimentais Numerar no ESQUEMA acima do circuito T/C, os pinos das portas de acordo como layout (acima) do CI 7486 Montar e testar o circuito T/C com 4 Bits entradas: B 3 B 2 B B no modulo de teste 7

Considerando que K é chave do modo T/C verifique o funcionamento do circuito preenchendo as colunas K = e K = da tabela a seguir: PREVISTO entr. fios coloridos RESULTADO K=T K=C B 3 B 2 B B K= K= 5 4 3 2 2 3 4 5 Obs. Números a 5 figuras correspondentes (decodificador BCD) 8

AULA 8 Projeto final etapa 2 (Circuito somador e subtrator) Objetivo: Montar e testar CI 74283 Somador Binário Paralelo de 4 bits (Layout Fig 2) e implementar um circuito somador / subtrator (fig ) com um CI 74283 e um CI 7486 (usado na etapa como T/C) Fundamentos Teóricos: conforme Referência Livro Texto: Capítulo 4.6 a 4.8 e cap 6 SINAL DISPLAY I DECODIFICADOR SELETOR 3: MONITOR etapa 2 SOMADOR / SUBTRATOR BCD REG B REG A GERADOR DE SINAIS DE CONTRÔLE MODO + / - PULSO PULSO 2 CONTADOR BCD Fig - diagrama da calculadora BCD 2a ETAPA 6 5 4 3 2 9 Vcc B2 A2 S2 A3 B3 S3 Cout S B A S A B Cin Gnd 2 3 4 5 6 7 8 Fig 2 - LAY OUT CI 74283 9

Procedimentos experimentais: EXPERIENCIA : teste do circuito somador binário pleno de 4 bits Coloque um CI 74283 (layout ACIMA) no modulo de teste ligando a alimentação pinos 8- terra () e 6- +5v (). CI 74283 Complete o esquema (acima) Numerando no circuito somador de acordo com os pinos do layout do CI 74283 (PAGINA ANTERIOR). Fazer a interligação (traço ponto) do pino C 4 no ponto do display. Observe qual CI Decodificador foi utilizado já que o PONTO do Display acende com nível ALTO se for Display CC com CI 7448 e permanece apagado se for Display AC com CI 7447 Escreva abaixo 2 somas de dois números (A e B) de 4 bits,s = A + B no modelo: Teste o circuito descrevendo e executando as contas abaixo, destacando os resultados intermediários e no final desenhando o display bem como o estouro C 4 acesso apagado A= B= A= B= S= A + B S < 9 S= A + B S > 9

EXPERIENCIA 2: CIRCUITO SOMADOR / SUBTRATOR DE 4 Bits CI 74283 B 3 B 2 B B Complete o esquema (acima) (repetindo a numeração dos pinos) usado na AULA 6 como T/C, ao CI 7483 E (repetindo a numeração dos pinos DO ESQUEMA FOLHA ANTERIOR) para implementar o circuito somador / subtrator. Fazer a interligação (traço ponto) do pino C 4 no ponto do display. Observe qual CI Decodificador foi utilizado já que o PONTO do Display acende com nível ALTO se for Display CC com CI 7448 e permanece apagado se for Display AC com CI 7447 Escreva abaixo 3 somas de dois números (A e B) de 4 bits,s=a+b no modelo: Teste o circuito descrevendo e executando as contas abaixo, destacando os resultados intermediários e no final desenhando o display bem como o estouro C 4 acesso apagado A= B= A= B= A= B= S= A + B S = 9 S= A + B 9< S <5 S= A + B S > 5

CI 74283 B 3 B 2 B B Manter a interligação do pino C 4 no ponto do display. Observe qual CI Decodificador foi utilizado já que o PONTO do Display acende com nível ALTO se for Display CC com CI 7448 e permanece apagado se for Display AC com CI 7447 Escreva abaixo 3 subtrações de dois números (A e B) de 4 bits,s = A - B A + (- B) no modelo: Testar o circuito, descrevendo e executando as contas abaixo, destacando os resultados intermediários e no final desenhando o display bem como o estouro C 4 acesso apagado. A= B= A= B= A= B= S= A - B A = B S= A - B A > B S= A - B A < B 2