Processador nanopcs-1
|
|
|
- Cláudia Tavares Corte-Real
- 9 Há anos
- Visualizações:
Transcrição
1 Processador nanopcs-1 E.T.M./2002 (adaptação) E.T.M./2003 (revisão) E.T.M./200 (revisão) E.T.M./2006 (revisão) E.T.M./2010 (revisão) E.T.M./2011 (revisão) RESUMO Esta experiência tem por objetivo o projeto do núcleo de um pequeno processador responsável pela execução de operações aritméticas e lógicas e de transferência de dados entre registradores. A parte experimental inclui o projeto, montagem, teste, depuração e documentação de um circuito baseado em componentes diversos, como ULA, RAM e registradores tri-state, onde a sequencia de operações é armazenada na memória de programa e depois executada pela ULA e os dados são deslocados através dos registradores. 1. PARTE TEÓRICA 1.1. Estrutura Básica de um Processador A organização interna de um processador é composta basicamente como um conjunto de registradores, vias de dados e unidades funcionais. A figura 1.1 abaixo ilustra um diagrama da estrutura interna do processador 8080 da Intel. O núcleo básico do 8080 foi usado como base de microcontroladores como o 808 e o O microcontrolador 8051 sobrevive até os dias de hoje, sendo agora comercializado por diversos fornecedores como a Phillips, Atmel, Siemens, entre outros. Via de Dados Externa D7- D0 Registrador de Dados de Saída Via de Dados Interna (8) Acumulador (8) Reg. Temp. (8) Reg. Instruções Mux Reg. Acum. (8) Flags Flip-Flops (5) Unidade Lógica...Aritmética ULA (8) Decodificador de Instrução Seletor de Regs Reg Temp Reg Temp W (8) Z (8) Reg B (8) Reg C (8) Reg D (8) Reg H (8) Reg E (8) Reg L (8) Ponteiro de Pilha (16) Contador Instruções (16) Increm/Decrem Endereços Ajuste Decimal Memória Local Alimentação +12 V +15 V -5 V GND Unidade de Controle Controle Controle Controle Controle Write Sync via de dados interrupção hold wait Clock WR DBIN INTE INT HOLD HOLD WAIT READY SYNC Φ 1 Φ 2 RESET ACK Figura 1.1 Diagrama de Blocos do microprocessador Intel (fonte: apostila Microprocessadores I do Laboratório Digital) Registrador de Endereços (16) Via de Endereços A15-A0 Processador nanopcs-1 (2011) 1
2 A memória local do microprocessador 8080 é constituída de um conjunto de registradores temporários, de uso geral, ponteiro de pilha (SP) e contador de instrução (PC). Os registradores de uso geral (B, C, D, E, H e L) são endereçáveis diretamente por instruções de programa e podem ser utilizados aos pares (registradores de 16 bits) ou isoladamente (registradores de 8 bits). Os registradores temporários são utilizados pela unidade de controle e não são acessíveis pelo programador. O ponteiro de pilha define, no começo do programa, o início da pilha. O contador de instrução é automaticamente incrementado, através do acionamento do circuito de incremento/decremento, durante cada fase de busca de instrução, e indica o endereço da próxima instrução a ser executada. A comunicação entre a memória local e a via interna de dados é feita através do multiplexador, em blocos de 8 bits. A via externa de dados é acessada através do registrador de dados de saída. O registrador possui excitadores que operam em três modos: desligado (a via externa fica isolada da interna); saída (os dados existentes na via interna são colocados na externa); e entrada (os dados da via externa são colocados na via interna, de acordo com a operação que está sendo executada). As operações lógicas e aritméticas são realizadas pela ULA, que tem como entradas os registradores Reg. Temp., Reg. Acum. e o Flag (vai-um). As instruções aritméticas são realizadas com o Acumulador. O registrador Flags, constituído dos bits zero, vai-um, sinal, paridade e vai-um auxiliar, é atualizado por instruções aritméticas e lógicas, conforme o resultado da operação. A Unidade de Controle, em função do código da operação e tendo como referência sinais de relógio, fornece os sinais de controle do fluxo de dados (interno), além de gerar os sinais para controle externo. Desde a década de 70, quando os microprocessadores foram introduzidos ao mercado pela Intel com o lançamento do 00, os microprocessadores tem evoluído muito. Processadores mais modernos apresentam uma organização interna mais sofisticada, porém a estrutura básica é praticamente a mesma. A figura 1.2 mostra o diagrama de blocos do processador Athlon da AMD. Novos elementos estão presentes, que foram sendo embutidos, como por exemplo, memórias cache, unidades de ponto flutuante, pipeline para execução de instruções, TLB, entre outros. Figura 1.2 Diagrama de blocos do microprocessador AMD Athlon. fonte: (AMD, 2000) Novos processadores são introduzidos regularmente no mercado e incluem novas características visando aumentar o desempenho de processamento e reduzir o consumo de energia. Por exemplo, o processador Core i7 990x da Intel disponibiliza 6 núcleos no mesmo encapsulamento, permitindo a execução paralela de vários programas ou tarefas. Outras inovações na microarquitetura destes novos processadores incluem, entre outros aspectos, a execução de várias linhas de processamento por núcleo (multithreading) e a possibilidade de gerenciar o consumo de energia de partes dos núcleos de execução do processador e desligar a alimentação das partes ociosas (Intel, 2006). Processador nanopcs-1 (2011) 2
3 REG.VAI EPUSP PCS 2021/2308 Laboratório Digital 2. PARTE EXPERIMENTAL O projeto desta experiência será o desenvolvimento do núcleo de um processador, chamado nanopcs-1, que permite a execução de pequenos programas, e é composto por uma ULA, alguns registradores, uma via de dados interna e uma memória de programa. A escolha do método de projeto fica a cargo do grupo. Contudo a documentação deve incluir uma descrição completa do funcionamento do fluxo de dados e da unidade de controle, simulações das várias partes do circuito e do circuito completo Especificação do Núcleo do Processador O núcleo do processador nanopcs-1 é apresentado na figura 2.1 abaixo. Ele é composto por uma ULA de bits, uma memória de programa de 16 palavras de 8 bits, cinco registradores (REM, REG.ULA, REG.VAI, REG.R0 e REG.R1) e uma via de dados interna. INCR DADO EXTERNO (CHAVES) LIMPA REM DISPLAY D0 DADO (CHAVES) 7 MEMÓRIA LEDs L8-L1 6 OPER_ULA B ULA A VAI-UM DISPLAY D1 LED L0 GRAVA COLOCA.ULA REG.ULA COPIA.R0 DISPLAY D3 REG.R0 VIA TRI-STATE COPIA.R1 COLOCA.R1 REG.R1 DISPLAY D2 Figura 2.1. Fluxo de Dados do processador nanopcs-1. A memória de programa armazena um conjunto de bytes de dados contendo códigos de instruções para serem executados pelo processador. O formato das instruções será detalhado mais a seguir. A memória é endereçada pelo registrador REM (registrador de endereço de memória), que indica qual instrução está sendo executado em um dado momento. A primeira instrução de um programa deve estar no endereço 0 (ZERO) da memória de programa. A instrução é enviada para a unidade de controle, que gera sinais de controle para a ULA e para os registradores. A ULA executa a operação codificada pelo sinal de controle OPER_ULA de 6 bits e tem como entradas o dado externo proveniente das chaves e o registrador REG.R0. O resultado deve ser armazenado pelo registrador REG.ULA e pelo flip-flop REG.VAI (registrador de vai-um). O conteúdo dos registradores REG.ULA e REG.R1 podem ser movimentados através da via de dados interna do processador. Quando um dado for selecionado para processamento, este deve ser copiado para o registrador REG.R0 antes da execução da operação pela ULA. Processador nanopcs-1 (2011) 3
4 Detalhamento dos Sinais de Controle A figura 2.1 mostra, além dos principais componentes do fluxo de dados, alguns sinais de controle. Estes sinais devem ser gerados pela unidade de controle. A tabela 2.1 abaixo apresenta uma breve descrição destes sinais. Tabela 2.1 Principais sinais de controle do processador nanopcs-1. componente sinal de controle descrição REM INCR LIMPA Incrementa valor do registrador. Zera valor do registrador. MEMORIA GRAVA Seleciona operação de gravação dos dados de entrada. REG.VAI Aciona armazenamento do bit de vai-um. REG.ULA COLOCA.ULA Aciona armazenamento da saída da ULA. REG.R0 COPIA.R0 Copia dado da via tri-state. REG.R1 COPIA.R1 COLOCA.R1 Habilita saída do registrador para colocar dado na via tri-state. Copia dado da via tri-state. ULA OPER_ULA Código de operação da ULA. Habilita saída do registrador para colocar dado na via tri-state Modos de Operação do Processador O núcleo do processador tem dois modos de operação, descritos a seguir: i) Modo Programação : este modo de operação permite a carga de um "programa" na memória de programa, que comandará a seqüência de operações que se quer executar. Deve-se utilizar: 7 chaves (CH0 a CH6) para a entrada do conteúdo da memória (observar que o bit 6 da palavra de memória não é usada na codificação das instruções); 1 botão (B1) para gerar o sinal INCR, que tem como função incrementar o Registrador de Endereços da Memória (REM); 1 botão (B2) para gerar o sinal GRAVA, que força o armazenamento do conteúdo das chaves na memória. ii) Modo "Execução": neste modo de operação, o processador deve executar a seqüência de operações dada pelo conteúdo da memória de programas. Deve-se utilizar: chaves (CH0 a CH3) para a entrada de dados externa; 1 botão (B1) para comandar a execução de uma "instrução", gerando os sinais adequados ao FD do processador e também o sinal INCR (para incrementar o registrador REM); 1 botão (B2) para gerar o sinal LIMPA, que tem como função zerar o REM. Este botão só deverá ser utilizado em caso de erro ou reinício de execução de programa. O Modo de Operação deve ser determinado por meio da chave CH7 (0=Programação e 1=Execução). Assim, para se executar um "programa", deve-se seguir o seguinte procedimento: a) Colocar o circuito em modo "Programação" e armazenar o "programa" na memória de programa; b) Acertar a chave CH7 para colocar o circuito em modo "Execução" e limpar o REM, acionando o botão B2; c) Executar, passo a passo, as "instruções", colocando nas chaves o dado de entrada a ser manipulado e apertando o botão de execução (B1). Os resultados intermediários deverão ser acompanhados através dos leds e displays (conforme especificado na figura 2.1). Processador nanopcs-1 (2011)
5 Formato das Instruções Cada instrução do processador nanopcs-1 tem 8 bits de largura e estão contidas na memória de programa do circuito. O conjunto de instruções pode ser dividido em dois grupos: i) Instruções aritméticas e lógicas: cada instrução deste grupo tem o bit 6 igual a 0 e os 6 bits menos significativos determinam a operação a ser executada pela ULA (através dos pinos S0, S1, S2, S3, M e Cn). O formato destas instruções é o seguinte: M C n S 3 S 2 S 1 S 0 Os bits 0 a 5 são usados conforme o funcionamento da ULA selecionada para o projeto. O sinal significa que o bit 7 não é usado e não deve ser considerado (em inglês, don t care ). A tabela 2.2 abaixo especifica algumas instruções a serem projetadas. Tabela 2.2. Instruções aritméticas e lógicas do processador nanopcs-1. Instrução SOMA SUBTRAI Descrição resultado = A + B resultado = A - B ZERA resultado = 0 ENTRA_DADO E_LOG OU_LOG NAO_LOG OU_EXCL resultado = B resultado = A AND B resultado = A OR B resultado = resultado = A XOR B ii) Instruções de transferência de dados entre registradores: cada instrução deste grupo tem o bit 6 igual a 1. Os registradores de origem e de destino para a transferência dos dados são especificados pelos quatro bits menos significativos, seguindo o formato abaixo Reg. origem Reg. destino Os bits 2 e 3 identificam o registrador origem da transferência, ou seja, aquele que colocará os dados na via tri-state para ser copiado pelo destino. Os bits 0 e 1 identificam o registrador que receberá os dados. Os registradores são identificados pela seguinte codificação (tabela 2.3). Tabela 2.3 Codificação dos registradores. Identificação Reg. origem Reg. destino 00 Reg. ULA Reg. R0 10 Reg. R1 Reg. R A instrução de transferência de dados entre registradores tem a sintaxe MOVE origem,destino em um programa em linguagem de montagem. A lógica de controle do circuito deverá receber a palavra de memória de forma a decodificar a instrução a ser executada e gerar os sinais de controle adequados para a ULA, os registradores, e demais componentes do fluxo de dados. Para implementar a via de dados tri-state deverão ser utilizados componentes com saída tri-state. Para tal, pode-se fazer uso do registrador 7173 (já estudado na experiência Via de Dados ). Processador nanopcs-1 (2011) 5
6 Convém mencionar que para a correta transferência dos dados entre os registradores, o registrador de origem deve colocar seu dado na via de dados antes do registrador de destino ser ativado e deve também manter este dado ativo durante toda a transferência Dicas para a Simulação do Projeto no Quartus II Para a simulação do componente 7189, use o arquivo memoria.gdf disponível na página web do curso, que contém um circuito equivalente. Para a simulação do projeto completo usando este arquivo, deve-se usar no Quartus II um dispositivo de uma das famílias Cyclone ao invés da família MAX7000S (porque um componente da família MAX7000S não tem capacidade de comportar o circuito completo) Montagem Experimental e Depuração do Projeto A montagem do circuito do núcleo do processador será dividida em duas etapas principais: PARTE I: sistema de memória de programa, composto pelos componentes REM e MEMÓRIA e circuitos relacionados; PARTE II: sistema de execução das instruções, composto pelos componentes ULA, RV, REG. ULA, REG. R0 e REG. R1, e outros circuitos (lógica de controle, etc.). A figura 2.3 apresenta um detalhamento do circuito da parte I. A unidade de controle que gera os sinais para os elementos do sistema de memória de programa deve ser projetada em conjunto com os componentes principais deste módulo. INCR LIMPA REM DISPLAY LEDs DADO (CHAVES) 7 MEMÓRIA 7 nanopcs-1 (Parte II). GRAVA Unidade de Controle da Parte I B1 B2 CH7 Figura 2.3 Detalhamento do circuito da parte I. 1 Para mais informações consulte a apostila da experiência Via de Dados da disciplina Laboratório Digital I (PCS 2011/2305). Processador nanopcs-1 (2011) 6
7 REG.VAI EPUSP PCS 2021/2308 Laboratório Digital A figura 2. a seguir apresenta a parte II, incluindo também a respectiva unidade de controle. INCR DADO EXTERNO (CHAVES) LIMPA REM DISPLAY D0 DADO (CHAVES) 7 MEMÓRIA LEDs L8-L1 6 OPER_ULA B ULA A VAI-UM DISPLAY D1 LED L0 GRAVA COLOCA.ULA REG.ULA COPIA.R0 DISPLAY D3 REG.R0 VIA TRI-STATE COPIA.R1 COLOCA.R1 REG.R1 DISPLAY D2 Figura 2. Detalhamento do circuito da parte II. A montagem, teste de depuração do projeto será executada em três etapas: 1. montagem da parte I; 2. montagem e integração da parte II; 3. avaliação do funcionamento do circuito completo. DICA: Para os testes, sugere-se que sinais extras de teste e depuração sejam monitorados em leds no painel de montagens experimentais. Estes sinais devem monitorar partes do fluxo de dados e também o estado da máquina de estados da unidade de controle. PERGUNTAS: 1. Elabore uma tabela contendo o código binário a ser programado na memória de programa para cada uma das instruções do processador nanopcs Como a característica da memória 7189 de inverter o dado na saída é aproveitada no projeto do grupo? 3. Quais testes estão programados para avaliar o correto funcionamento de cada PARTE do circuito do processador nanopcs-1? Explique o objetivo de cada um destes.. Como a montagem da parte I será efetuada? Descreva os passos planejados. 5. Como o grupo planejou a montagem da parte II? Descreva os passos. 6. Como o estado atual da unidade de controle pode ser monitorado durante a montagem do circuito? Especifique sinais adicionais a serem acrescentados no projeto para facilitar a depuração. 7. Que cuidados serão necessários para a integração das partes I e II? 8. Como o grupo gerenciou a complexidade do circuito projetado com relação à montagem? Processador nanopcs-1 (2011) 7
8 2.. Teste do Funcionamento do Circuito a) Verifique o funcionamento do circuito para várias sequencias de operações simples, variando também os dados de entrada. Explique os testes programados. b) Execute o seguinte programa, acionando adequadamente os botões B1 e B2, a chave CH7 e a entrada de dados externa (CH0-CH3). ENTRA_DADO 5 MOVE ; 5 na entrada de dados ; (reg.ula contém 5) reg.ula,reg.r0 ; coloca 5 em R0 SOMA 1 ; 5+1=6 MOVE reg.ula,reg.r1 ; guarda 6 em R1 MOVE reg.r1,reg.r0 ; copia 6 em R0 E_LOG 3 ; 6and3=2 MOVE reg.ula,reg.r0 ; display de R0 deve mostrar 2 MOVE reg.r1,reg.r0 ; display de R0 deve mostrar 6 c) Escreva programas para a avaliação das seguintes expressões: i. Y = A B + C ii. Y = ((A AND B) OR NOT(C)) XOR D Verifique os resultados obtidos executando os "programas", para diferentes valores de A, B, C e D. ATENÇÃO: Poderá ser solicitada uma modificação no circuito implementado por parte do professor, ao final da apresentação do funcionamento do circuito do processador nanopcs-1. d) OPCIONAL. Implemente uma modificação especificado pelo professor no circuito implementado do processador nanopcs Sobre o Planejamento e o Relatório O planejamento deve conter OBRIGATORIAMENTE os seguintes itens: Diagrama de blocos do circuito; Descrição detalhada do funcionamento de cada um dos módulos; Relação de sinais extras de teste e depuração a serem monitorados em leds; Diagrama lógico completo do circuito projetado; Simulações com o Quartus II para cada uma dos modos de operação do circuito (apresentar as diversas cartas de tempo resultantes); Tabela de códigos binários das instruções do nanopcs-1 descritas na tabela 2.2. Programação dos testes solicitados no item 2., com a explicação de cada instrução. O relatório deverá conter: Os principais eventos (fatos, erros, imprevistos) acontecidos na montagem e depuração de cada parte do circuito e na sua integração; Apresentação dos resultados obtidos na parte experimental; Discussão da realização da experiência; Conclusões. Processador nanopcs-1 (2011) 8
9 3. BIBLIOGRAFIA AMD. AMD Athlon Processor x86 Code Optimization Guide Fairchild Semiconductor. TTL Data Book. Mountain View, California, FREGNI, Edson e SARAIVA, Antonio M. Engenharia do Projeto Lógico Digital: Conceitos e Prática. Editora Edgard Blücher Ltda, INTEL. Inside Intel Core Microarchitecture: setting new standards for energy-efficient performance. White Paper PCS/EPUSP. Unidade Lógica e Aritmética. Apostila de Laboratório Digital. Departamento de Engenharia de Computação e Sistemas Digitais, Escola Politécnica da USP PCS/EPUSP. Via de Dados. Apostila de Laboratório Digital. Departamento de Engenharia de Computação e Sistemas Digitais, Escola Politécnica da USP PCS/EPUSP. Microprocessadores I. Apostila de Laboratório Digital. Departamento de Engenharia de Computação e Sistemas Digitais, Escola Politécnica da USP WAKERLY, John F. Digital Design Principles & Practices. 3 rd edition, Prentice Hall, MATERIAL DISPONÍVEL Circuito Integrado TTL: Portas lógicas (700, 70, 708, 710, 732, 786) 77, 7139, 7161, 7163, 7173, 7175, 7181, Se precisar usar outro componente, verifique previamente sua disponibilidade no Laboratório Digital. 5. EQUIPAMENTOS NECESSÁRIOS 1 painel de montagens experimentais. 1 fonte de alimentação fixa, 5V 5%, A. 1 osciloscópio digital. 1 multímetro digital. 1 gerador de pulsos. 1 computador compatível com IBM-PC. Programa Quartus II da Altera. Processador nanopcs-1 (2011) 9
Processador nanopcs-3
Processador nanopcs-3 E.T.M./2011 RESUMO Esta experiência tem por objetivo o projeto do núcleo de um pequeno processador responsável pela execução de operações aritméticas e lógicas e de transferência
Processador nanopcs-4
Processador nanopcs-4 E.T.M./2012 RESUMO Esta experiência tem por objetivo o projeto do núcleo de um pequeno processador responsável pela execução de operações aritméticas e lógicas,de transferência de
Unidade Lógica e Aritmética
Unidade Lógica e Aritmética J.L.R.B. e P.S.C./2001 (revisão) E.T.M./2002 (revisão e adaptação) E.T.M./2003 (revisão) E.T.M./2005 (revisão) E.T.M./2008 (revisão) RESUMO Esta experiência tem por objetivo
EPUSP PCS 3335 Laboratório Digital A. Um Circuito Digital
Um Circuito Digital Versão 2016 RESUMO Esta experiência tem como objetivo o desenvolvimento de um circuito digital, especificado a partir de um diagrama ASM e um fluxo de dados. A parte prática deve ser
Unidade Lógica e Aritmética
Unidade Lógica e Aritmética J.L.R.B. e P.S.C./2001 (revisão) E.T.M./2002 (revisão e adaptação) E.T.M./2003 (revisão) E.T.M./2005 (revisão) E.T.M./2008 (revisão) E.T.M./2011 (revisão) RESUMO Esta experiência
EPUSP PCS 2011/2305/2355 Laboratório Digital CALCULADORA SIMPLES
CALCULADORA SIMPLES E.T.M./23 (revisão e adaptaçào) M.D.M. e E.T.M. (revisão) E.T.M./28 (revisão) RESUMO Esta experiência tem por objetivo a utilização de circuitos integrados de soma binária para o desenvolvimento
CALCULADORA SIMPLES COM ULA
CALCULADORA SIMPLES COM ULA Versão 2013 RESUMO 1 Esta experiência tem por objetivo a utilização de circuitos integrados de operações lógicas e aritméticas para o desenvolvimento de circuitos que executam
EPUSP PCS 2011/2305/2355 Laboratório Digital CALCULADORA SIMPLES
CALCULADORA SIMPLES E.T.M./2003 (revisão e adaptaçào) M.D.M. e E.T.M./2006 (revisão) E.T.M./2008 (revisão) E.T.M./20 (revisão) RESUMO Esta experiência tem por objetivo a utilização de circuitos integrados
EPUSP PCS 2011 Laboratório Digital I. Uma ULA Simples
Uma ULA Simples Versão 2013 RESUMO Esta experiência tem como objetivo o desenvolvimento do projeto de uma unidade lógica e aritmética simples que realiza quatro operações sobre dados de quatro bits. OBJETIVOS
EPUSP PCS 2011 Laboratório Digital I. Uma ULA Simples
Uma ULA Simples Versão 2015 RESUMO Esta experiência tem como objetivo o desenvolvimento do projeto de uma unidade lógica e aritmética simples que realiza quatro operações sobre dados de quatro bits. OBJETIVOS
Painel Luminoso com LEDs
Painel Luminoso com LEDs Versão 2007 RESUMO Esta experiência consiste no projeto e na implementação do circuito de controle de um painel luminoso composto por LEDs (diodos emissores de luz). Através da
EPUSP PCS 2011/2305/2355 Laboratório Digital CALCULADORA SIMPLES
CALCULADORA SIMPLES E.T.M./2003 (revisão e adaptação) E.T.M. e M.D.M./2005 (revisão) RESUMO Esta experiência tem por objetivo a utilização de circuitos integrados de soma binária para o desenvolvimento
Painel Luminoso com LEDs
Painel Luminoso com LEDs Edson T. Midorikawa/2006 RESUMO Esta experiência consiste no projeto e na implementação do circuito de controle de um painel luminoso composto por LEDs (diodos emissores de luz).
Montagem, testes, depuração e documentação de circuitos digitais
Montagem, testes, depuração e documentação de circuitos digitais Versão 2012 RESUMO Esta experiência tem como objetivo um contato inicial com técnicas de montagem, teste e depuração de circuitos digitais.
EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro
Frequencímetro Versão 2014 RESUMO Esta experiência tem como objetivo a familiarização com duas classes de componentes: os contadores e os registradores. Para isto, serão apresentados alguns exemplos de
EPUSP PCS2355 Laboratório Digital SOMADORES DECIMAIS
SOMADORES DECIMAIS Versão 2015 RESUMO Nesta experiência será estudado um circuito aritmético de soma decimal a partir dos somadores binários de 4 bits (por exemplo, o circuito integrado 74283). A parte
CONTROLE DE UM SERVO MOTOR
CONTROLE DE UM SERVO MOTOR Versão 2015 RESUMO Esta experiência tem como objetivo a familiarização e o projeto de um circuito de controle simples de um servo motor. A parte experimental inclui atividades
Verificador de Senhas
Verificador de Senhas Versão 2012 RESUM Esta experiência consiste no projeto e na implementação de um circuito de controle digital para verificação de códigos de segurança. procedimento de operação deste
EPUSP PCS 2011/2305/2355 Laboratório Digital SOMADORES DECIMAIS
SOMADORES DECIMAIS Versão 2012 RESUMO Nesta experiência será estudado um circuito aritmético de soma decimal a partir dos somadores binários de 4 bits (por exemplo, o circuito integrado 74283). A parte
EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro
Frequencímetro E.T.M./2005 E.T.M./2006 (revisão) E.T.M./2011 (revisão) RESUMO Esta experiência tem como objetivo a familiarização com duas classes de componentes: os contadores e os registradores. Para
EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro
Frequencímetro Versão 2012 RESUMO Esta experiência tem como objetivo a familiarização com duas classes de componentes: os contadores e os registradores. Para isto, serão apresentados alguns exemplos de
Banco de Registradores
Banco de Registradores Versão 201 RESUMO Esta experiência tem como objetivo o desenvolvimento de um banco de registradores contendo 8 registradores de bits cada. Este circuito deve armazenar um conjunto
EPUSP PCS 2011 Laboratório Digital GERADOR DE SINAIS
GERADOR DE SINAIS Versão 2015 RESUMO Esta experiência tem como objetivo a familiarização com o problema da conversão de sinais digitalizados em sinais analógicos, o conversor digital-analógico de 8 bits
UTILIZAÇÃO DE CIRCUITOS BIESTÁVEIS
UTILIZAÇÃO DE CIRCUITOS BIESTÁVEIS Versão 2012 RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do projeto de um circuito de controle das luzes
Somadores Binários E.T.M./2005 (revisão)
Somadores Binários E.T.M./2005 (revisão) RESUMO Esta experiência tem por objetivo a familiarização com somadores binários, notadamente os paralelos, que realizam a soma simultânea de todos os bits de dois
UTILIZAÇÃO DE CIRCUITOS BIESTÁVEIS
UTILIZAÇÃO DE CIRCUITOS BIESTÁVEIS E.T.M./2006 E.T.M./2008 (revisão) E.T.M./2011 (revisão) RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do
Todo processador é constituído de circuitos capazes de realizar algumas operações primitivas:
Todo processador é constituído de circuitos capazes de realizar algumas operações primitivas: Somar e subtrair Mover um dado de um local de armazenamento para outro Transferir um dado para um dispositivo
CONTROLE PARA SEMÁFOROS DE UM CRUZAMENTO
PARA SEMÁFOROS DE UM CRUZAMENTO Versão 2014 RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do projeto de um circuito de controle das luzes de
SSC510 Arquitetura de Computadores 1ª AULA
SSC510 Arquitetura de Computadores 1ª AULA REVISÃO DE ORGANIZAÇÃO DE COMPUTADORES Arquitetura X Organização Arquitetura - Atributos de um Sistema Computacional como visto pelo programador, isto é a estrutura
CONTROLE PARA SEMÁFOROS DE UM CRUZAMENTO
PARA SEMÁFOROS DE UM CRUZAMENTO Versão 2015 RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do projeto de um circuito de controle das luzes de
2. A influência do tamanho da palavra
1. Introdução O processador é o componente vital do sistema de computação, responsável pela realização das operações de processamento (os cálculos matemáticos etc.) e de controle, durante a execução de
14/3/2016. Prof. Evandro L. L. Rodrigues
SEL 433 APLICAÇÕES DE MICROPROCESSADORES I SEL-433 APLICAÇÕES DE MICROPROCESSADORES I Prof. Evandro L. L. Rodrigues Tópicos do curso Conceitos básicos - Aplicações e utilizações dos microcontroladores
Circuito de Recepção Serial Assíncrona
Circuito de Recepção Serial Assíncrona Versão 2016 RESUMO O objetivo desta experiência é aplicar a metodologia de projeto de circuitos digitais com dispositivos programáveis adotado no Laboratório Digital
SEL-433 APLICAÇÕES DE MICROPROCESSADORES I
SEL 433 APLICAÇÕES DE MICROPROCESSADORES I SEL-433 APLICAÇÕES DE MICROPROCESSADORES I Apresentação do curso Critério de avaliação Média final = 0.8 * MP + 0.2 * ME onde MP = (P1 + P2) / 2 e ME = Notas
2. A influência do tamanho da palavra
PROCESSAMENTO 1. Introdução O processador é o componente vital do sistema de computação, responsável pela realização das operações de processamento (os cálculos matemáticos etc.) e de controle, durante
Introdução ao Projeto de Sistemas Digitais com Dispositivos Programáveis
Introdução ao Projeto de Sistemas Digitais com Dispositivos Programáveis Versão 2013 RESUMO Nesta experiência será desenvolvido um projeto de sistema digital em um dispositivo programável (FPGA) com a
CONTROLE PARA SEMÁFOROS DE UM CRUZAMENTO
PARA SEMÁFOROS DE UM CRUZAMENTO Versão 2013 RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do projeto de um circuito de controle das luzes de
EPUSP PCS 3635 Laboratório Digital I. Trena Digital
Trena Digital Versão 2016 RESUMO Esta experiência tem por objetivo desenvolver uma Trena Digital, ou seja, um circuito digital que realiza a medida de distância para um objeto, usando um sensor ultrassônico
Comunicação Serial Assíncrona
Comunicação Serial Assíncrona Versão 2016 RESUMO O objetivo desta experiência é projetar circuitos digitais para comunicação serial de dados (transmissão de dados) com um terminal de dados, utilizando
EPUSP PCS 3335/3635 Laboratório Digital. Circuito em VHDL
Circuito em VHDL Versão 2017 RESUMO Esta experiência tem como objetivo um contato inicial com o desenvolvimento do projeto de um circuito digital simples em VHDL e sintetizado para uma placa de desenvolvimento
Introdução ao Projeto de Sistemas Digitais com Dispositivos Programáveis
Introdução ao Projeto de Sistemas Digitais com Dispositivos Programáveis Versão 2012 RESUMO Nesta experiência será apresentada uma metodologia estruturada para projeto de sistemas digitais utilizando FPGAs
EPUSP PCS 2011 Laboratório Digital GERADOR DE SINAIS
GERADOR DE SINAIS Versão 2013 RESUMO Esta experiência tem como objetivo a familiarização com o problema da conversão de sinais digitalizados em sinais analógicos, o conversor digital-analógico de 8 bits
ORGANIZAÇÃO DE COMPUTADORES CAPÍTULO 6: PROCESSADORES. Prof. Juliana Santiago Teixeira
ORGANIZAÇÃO DE COMPUTADORES CAPÍTULO 6: PROCESSADORES Prof. Juliana Santiago Teixeira [email protected] INTRODUÇÃO INTRODUÇÃO O processador é o componente vital do sistema de computação, responsável
Projeto com Linguagens de Descrição de Hardware
Projeto com Linguagens de Descrição de Hardware Versão 2012 RESUMO Esta experiência consiste no projeto e implementação de um circuito digital simples com o uso de uma linguagem de descrição de hardware.
EPUSP PCS 3335 Laboratório Digital A. Trena Digital
Trena Digital Versão 2016 RESUMO Esta experiência tem por objetivo desenvolver uma Trena Digital, ou seja, um circuito digital que realiza a medida de distância para um objeto, usando um sensor ultrassônico
Microprocessadores I ELE Aula 7 Conjunto de Instruções do Microprocessador 8085 Desvios
Microprocessadores I ELE 1078 Aula 7 Conjunto de Instruções do Microprocessador 8085 Desvios Grupos de Instruções do 8085 As instruções no 8085 são distribuídas em 5 grupos: 1. Grupo de transferência da
Solução Lista de Exercícios Processadores
Solução Lista de Exercícios Processadores Questão 1 A ULA é o dispositivo da CPU que executa operações tais como : Adição Subtração Multiplicação Divisão Incremento Decremento Operação lógica AND Operação
UM PROCESSADOR SIMPLES
UM PROCESSADOR SIMPLES Versão 2013 RESUMO Esta experiência tem como objetivo o desenvolvimento do projeto de um núcleo de um processador simples. Na parte experimental este projeto deverá ser sintetizado
Disciplina: Arquitetura de Computadores
Disciplina: Arquitetura de Computadores Estrutura e Funcionamento da CPU Prof a. Carla Katarina de Monteiro Marques UERN Introdução Responsável por: Processamento e execução de programas armazenados na
RELOGIO MEMÓRIA USO DA NUMERAÇÃO BINÁRIA. 02. Explique a função do barramento de endereços no Modelo Barramento de Sistemas.
01. Cite três conceitos introduzidos por Von Newman RELOGIO MEMÓRIA USO DA NUMERAÇÃO BINÁRIA 02. Explique a função do barramento de endereços no Modelo Barramento de Sistemas. BARRAMENTO DE ENDEREÇOS:
Microprocessadores CPU. Unidade de Controle. Prof. Henrique
Microprocessadores CPU Unidade de Controle Prof. Henrique Roteiro Registradores; Unidade de Controle Níveis de Complexidade Introdução Um sistema microprocessado conta com diversos dispositivos para um
Estrutura Básica de um Computador
SEL-0415 Introdução à Organização de Computadores Estrutura Básica de um Computador Aula 2 Prof. Dr. Marcelo Andrade da Costa Vieira INTRODUÇÃO n Organização Æ implementação do hardware, componentes, construção
Multiplicador Binário com Sinal
Multiplicador Binário com Sinal Edson T. Midorikawa/2010 E.T.M./2012 (revisão) RESUMO Nesta experiência será implementado um circuito para multiplicação binária com sinal. Deve ser aplicada a metodologia
AULA 03: FUNCIONAMENTO DE UM COMPUTADOR
ORGANIZAÇÃO E ARQUITETURA DE COMPUTADORES I AULA 03: FUNCIONAMENTO DE UM COMPUTADOR Prof. Max Santana Rolemberg Farias [email protected] Colegiado de Engenharia de Computação O QUE É UM COMPUTADOR?
EPUSP PCS 2355 Laboratório Digital. Contadores em VHDL
Contadores em VHDL Versão 2012 RESUMO Esta experiência consiste no projeto e implementação de circuitos contadores com o uso da linguagem de descrição de hardware VHDL. São apresentados aspectos básicos
Verificador de Senhas
Verificador de Senhas Versão 2014 RESUM Esta experiência consiste no projeto e na implementação de um circuito de controle digital para verificação de códigos de segurança. procedimento de operação deste
a) Obtenha a tabela verdade das operações com 01 bit
01. Deduza a obtenção de um circuito somador completo (FULL ADDER) e 01 bit seguindo os passos abaixo: a) Obtenha a tabela verdade das operações com 01 bit SOLUÇÃO NOS SLIDE b) Obtenha a expressão não
EPUSP PCS 2011 Laboratório Digital GERADOR DE SINAIS
GERADOR DE SINAIS Versão 2013 RESUMO Esta experiência tem como objetivo a familiarização com o problema da conversão de sinais digitalizados em sinais analógicos, o conversor digital-analógico de 8 bits
Conjunto de Instruções e Modelos de Arquiteturas
Departamento de Engenharia Elétrica e de Computação EESC-USP SEL-0415 Introdução à Organização de Computadores Conjunto de Instruções e Modelos de Arquiteturas Aula 7 Prof. Marcelo Andrade da Costa Vieira
Universidade Federal do Rio de Janeiro Bacharelado em Ciência da Computação. Arquitetura de Computadores I. Organização Básica do Computador
Universidade Federal do Rio de Janeiro Bacharelado em Ciência da Computação Arquitetura de Computadores I Organização Básica do Computador Gabriel P. Silva Ementa Unidade 2: Organização Lógica e Funcional
Caracterização de Portas Lógicas
Caracterização de Portas Lógicas Versão 2015 RESUMO Esta experiência tem como objetivo um estudo dos elementos básicos do nosso universo de trabalho, ou seja, as portas lógicas. Para isto serão efetuados
LISTA 01 DE EXERCÍCIOS DO 4º BIMESTRE PARA ESTUDO NOME: NOME:
LISTA 01 DE EXERCÍCIOS DO 4º BIMESTRE PARA ESTUDO NOME: NOME: 01. COMPLETAMENTO DE LACUNAS Complete os espaços em branco de forma a explicar os passos relativos à operação de LEITURA do conteúdo do endereço
COMPUTADOR 2. Professor Adão de Melo Neto
COMPUTADOR 2 Professor Adão de Melo Neto Modelo Barramento de Sistema É uma evolução do Modelo de Von Newman. Os dispositivos (processador, memória e dispositivos de E/S) são interligados por barramentos.
ELETRÔNICA DIGITAL II. AUTOR: ENG. ANTONIO CARLOS LEMOS JÚNIOR
ELETRÔNICA DIGITAL II AUTOR: ENG. ANTONIO CARLOS LEMOS JÚNIOR [email protected] 1º SEMESTRE 2009 CONTEÚDO PROGRAMADO: 1 O que é um computador digital? 2 Como funcionam os computadores 3 O agente
ULA. Combina uma variedade de operações lógicas e matemáticas dentro de uma única unidade.
PROCESSADOR ULA Combina uma variedade de operações lógicas e matemáticas dentro de uma única unidade. ULA Uma ULA típica pode realizar as operações artiméticas: - adição; - subtração; E lógicas: - comparação
Símbolos e abreviaturas utilizadas na descrição das instruções
Símbolos e abreviaturas utilizadas na descrição das instruções acumulador registo A addr endereço de 16 bits data quantidade de 8 bits data 16 quantidade de 16 bits byte 2 segundo byte da instrução byte
SEL-433 Aplicação de Microprocessadores I. Prof: Adilson Gonzaga
SEL-433 Aplicação de Microprocessadores I Prof: Adilson Gonzaga HISTÓRICO Microprocessador Circuito integrado ( chip ) capaz de executar instruções. 1971 Intel Corporation lançou no mercado o microprocessador
Sistema de Aquisição de Dados
Sistema de Aquisição de Dados E.T.M./2012 (versão inicial) RESUMO Nesta experiência será desenvolvido o projeto de um sistema de aquisição e armazenamento de dados analógicos em formato digital. O sinal
Processador. Processador
Departamento de Ciência da Computação - UFF Processador Processador Prof. Prof.Marcos MarcosGuerine Guerine [email protected] [email protected] 1 Processador Organização básica de um computador: 2 Processador
Arquitetura de Computadores Aula 10 - Processadores
Arquitetura de Computadores Aula 10 - Processadores Prof. Dr. Eng. Fred Sauer http://www.fredsauer.com.br [email protected] 1/21 TÓPICOS ORGANIZAÇÃO COMPONENTES BÁSICOS INSTRUÇÃO DE MÁQUINA CICLO DE INSTRUÇÃO
COMPUTADOR. Adão de Melo Neto
COMPUTADOR Adão de Melo Neto 1 Modelo Barramento de Sistema É uma evolução do Modelo de Von Newman Processador = UCP = unidade de controle + unidade lógica aritmética Memória; Barramento (novo elemento):
Arquitetura de Computadores. Conjunto de Instruções
Arquitetura de Computadores Conjunto de Instruções Arquitetura do Conjunto das Instruções ISA (Instruction Set Architecture) Traduz para uma linguagem intermediária (ISA) os vários programas em diversas
Interface com Sensor Ultrassônico de Distância
Interface com Sensor Ultrassônico de Distância Versão 2016 RESUMO Esta experiência tem por objetivo desenvolver um circuito que realiza a interface com o sensor ultrassônico de distância HC-SR04. A implementação
Unidade de Controle. UC - Introdução
Unidade de Controle Prof. Alexandre Beletti (Cap. 3 Weber, Cap.8 Monteiro, Cap. 10,11 Stallings) UC - Introdução Para gerenciar o fluxo interno de dados e o instante em que ocorrem as transferências entre
Capítulo 3 Organização Interna de um Computador
Capítulo 3 Organização Interna de um Computador 3.1 UNIDADE CENTRAL DE PROCESSAMENTO A Unidade Central de Processamento - UCP (em inglês, Central Processing Unity - CPU) é a responsável pelo processamento
ELE Microprocessadores I
ELE 1078 - Microprocessadores I AULA 13 Conjunto de Instruções do Microprocessador 8085A - Entrada e Saída (I/O) - 13.1 - Grupos de Instruções As instruções no 8085 são distribuídas em 5 grupos: Grupo
Organização e Arquitetura de Computadores I
Organização e Arquitetura de Computadores I Conjunto de Instruções Slide 1 Sumário Características de Instruções de Máquina Tipos de Operandos Tipos de Operações Linguagem de Montagem Slide 2 Características
CPU. Funções: Componentes: Processamento; Controle. UC (Unidade de Controle); Registradores; ALU s, FPU s etc. Arquitetura de Computadores 3
CPU CPU Funções: Processamento; Controle Componentes: UC (Unidade de Controle); Registradores; ALU s, FPU s etc. Arquitetura de Computadores 3 Processador A função de um computador é executar tarefas
Calculadora Simples em VHDL
Calculadora Simples em VHDL Versão 2014 RESUMO Esta experiência consiste no projeto e implementação de um circuito digital simples com o uso de uma linguagem de descrição de hardware. São apresentados
