Verificador de Senhas
|
|
|
- Rebeca Imperial Amaro
- 8 Há anos
- Visualizações:
Transcrição
1 Verificador de Senhas Versão 2014 RESUM Esta experiência consiste no projeto e na implementação de um circuito de controle digital para verificação de códigos de segurança. procedimento de operação deste circuito é bem semelhante ao funcionamento padrão de um cofre ou de um cadeado eletrônico com um mecanismo de senhas. liberação da trava do circuito está condicionada à introdução de uma combinação igual a um código previamente cadastrado. Tentativas de burlar este procedimento devem ser previstas e bloqueadas. BJETIVS pós a conclusão desta experiência, os seguintes tópicos devem ser conhecidos pelos alunos: Projeto de um sistema digital; Fluxo de dados e Unidade de controle; Memórias. 1. ESPECIFICÇÃ FUNCINL circuito do verificador de senhas a ser projetado nesta experiência é um circuito simplificado de um sistema completo para uso em segurança de bens ou valores. Pode ser usado para controlar o acesso a depósitos de valores ou documentos sigilosos. mecanismo de acesso é baseado na verificação de uma combinação de dígitos de segurança. circuito deve possuir dois modos de operação: o Modo de Configuração e o Modo de Segurança. Estes modos são selecionados através de uma chave no painel de controle. s outras chaves do painel somente ficam ativas enquanto o sistema não estiver bloqueado. No Modo de Configuração é feita a programação da combinação de abertura do circuito que consta de 4 dígitos. Cada dígito é selecionado a partir de um total de 8 chaves de entrada. Esta combinação deve ficar armazenada na memória do sistema. No Modo de Segurança é inserido um código, também constituído de 4 dígitos. pós a entrada deste código, caso haja coincidência com a senha de abertura programada anteriormente, um sinal deve ser enviado ao controle da trava para este ser aberto. Este sinal será representado através de um LED que deve permanecer aceso enquanto a trava não for aberta. entrada das teclas que compõem a combinação deve ser feita sequencialmente. pressionamento de uma tecla é simulado através da ativação de uma chave (esta ativação se dará com a mudança da chave para o nível baixo). chave deve ser desativada para que outra tecla seja posteriormente ativada (mesmo que seja o mesmo código). pós a mudança do modo de operação do circuito, deve-se prever uma reinicialização do sistema (RESET). Isto permite que, no modo de configuração, caso seja efetuado o cadastramento de uma senha inválida, seja possível o recadastramento da senha com o acionamento do sinal de RESET. Por outro lado, no caso de acionamento de um dígito inválido no modo de segurança, o usuário pode corrigir a entrada da senha correta, acionando-se o RESET. Isto só será possível durante a entrada dos três primeiros dígitos da senha, pois o circuito deve bloquear seu funcionamento após a entrada do último dígito e se a senha não for correta. u seja, caso o usuário não fornecer a senha correta, o circuito deve bloquear seu funcionamento e não responder a nenhum acionamento de qualquer tecla ou botão (p.ex. RESET, etc). Neste caso é necessário o acionamento do sinal DESBLQUER para que ele saia deste estado de bloqueio. figura 1 abaixo ilustra a interface do circuito Verificador de Senhas a ser desenvolvido. Verificador de Senhas (2014) 1
2 CNTGEM (display D3) CÓDIG_MEMÓRI (display D1) EPUSP PCS2305 Laboratório Digital TECLS (CHVES) RESET DESBLQUER CNF/SEG CLCK BLQUED VERIFICDR DE SENHS BRE MD Figura 1. Interface do Verificador de Senhas. 2. DETLHMENT D VERIFICDR DE SENHS 2.1. Diagrama de Blocos projeto básico do circuito do verificador de senhas deve seguir o Diagrama de Blocos apresentado na figura 2. s blocos que compõem o projeto são os seguintes: CDIFICDR: codifica cada chave de entrada selecionada em um código binário de 2 bits, que indica a chave selecionada; MEMÓRI: armazena a senha cadastrada no Modo de Configuração; CNTDR: fornece o endereço no qual o código da tecla deverá ser armazenado ou lido da memória; CMPRDR: compara cada um dos códigos inseridos no Modo de Segurança com o código correspondente previamente armazenado na memória; UNIDDE DE CNTRLE: controla o funcionamento do circuito do verificador de senhas nos Modos de Configuração e de Segurança. FLUX DE DDS TECLS (CHVES) C D I F I C D R CÓDIG (D0) CNTDR ENTRD ENDEREÇ MEMÓRI SINIS DE CNTRLE D MEMÓRI SÍD B C M P R D R = CMPRÇÃ 7 ZER TECL CIND (L8) CLCK CNT UNIDDE DE CNTRLE BLQUED (L2) BRE (L1) MD (L0) (B1 ) (B2 ) MD (CH7) RESET DESBLQUER CNFIG / SEGURNÇ Figura 2. Diagrama de Blocos do Verificador de Senhas. Verificador de Senhas (2014) 2
3 2.2. Sinais do Circuito do Verificador de Senhas s sinais do circuito são os apresentados abaixo, classificados como sinais de entrada, sinais de saída e sinal de controle interno. É apresentada também a designação dos leds e displays de sete segmentos a serem usados para acompanhar estes sinais na montagem no painel. NÃ SERÁ PERMITID MUDNÇ DE QULQUER UM DESTES SINIS E NEM D SEU NÍVEL LÓGIC. QULQUER MUDNÇ IMPLICRÁ EM UM PENLIZÇÃ. a) Sinais de Entrada: TECLS (CH0 a CH6) chaves 1 que correspondem às teclas de senha; /SEGURNÇ (CH7) seleciona o modo de operação do circuito (0 = modo de configuração e 1 = modo de segurança); RESET (B1) inicialização do sistema em cada um dos modos de operação (pulso em nível alto); DESBLQUER (B2) permite desbloquear o circuito em caso de senha errada; CLCK sinal do gerador externo para sincronismo do controle. b) Sinais de Saída: MD (LED 0) indica o modo de operação do circuito (0 = modo de segurança e 1 = modo de configuração); (LED 1) quando em nível zero indica a abertura do circuito; BLQUED (LED 2) indica que o circuito está travado/bloqueado. c) Sinais de Controle Internos: TECL CIND sinal auxiliar que indica a seleção de uma chave de entrada; CNT sinal de controle do contador para varredura (incremento) dos endereços da memória; ZER sinal para zerar o valor do contador para varredura dos endereços da memória; CMPRÇÃ saída do comparador indicando igualdade ou não entre o código cadastrado e o código inserido; SINIS DE CNTRLE D MEMÓRI utilizados para controle de operações de leitura e gravação de dados na memória. d) Sinais Internos: CÓDIG (display D0) código binário de 2 bits da chave selecionada; CÓDIG_MEMÓRI (display D1) código armazenado na memória; CNTGEM (display D3) endereço para acesso à memória; TENÇÃ: Note que, exceto o sinal, todos os outros são de lógica positiva, ou seja, ativos quando em nível 1. 1 Uma das teclas deve ficar ligada em VCC ou GND, devido à falta de chaves no painel de montagens. Verificador de Senhas (2014) 3
4 3. PRTE EXPERIMENTL parte experimental desta experiência diz respeito à implementação do circuito verificador de senhas, incluindo a montagem e os testes no painel de montagens experimentais tividades Pré-Laboratório a) tividades de Familiarização: circuito referente ao Fluxo de Dados do circuito verificador de senhas será fornecido aos alunos, programado na placa MX7-PCS, com a funcionalidade conforme apresentada na figura 2. s alunos deverão ligar suas entradas e saídas em chaves, botões, leds e displays de 7 segmentos para verificar seu funcionamento. b) Realizar atividades de familiarização de funcionamento do circuito fornecido e verifique seu funcionamento. note observações e comportamentos que deverão ser usados no projeto do circuito verificador de senhas. c) Verifique se a trepidação das chaves é tratada pelo circuito fornecido. Por exemplo, acione algumas vezes uma chave e veja se o contador é incrementado apenas uma vez a cada acionamento. d) Verifique que funcionalidades são fornecidas e quais devem ser implementadas. note no relatório na forma de comentários. e) Projeto do Circuito: Implemente o circuito verificador de senhas, conforme especificação apresentada e de forma a usar o módulo fornecido e estudado no item 3.1.b. f) Documente e apresente um Manual de Usuário do projeto Montagem em Laboratório g) montagem do circuito Verificador de Senhas deverá ser realizada conforme planejado. Reporte o que aconteceu durante esta etapa. h) demonstração ao professor deve seguir as etapas abaixo: 1. Modo de Configuração Nesta etapa, deverá ser apresentado o funcionamento do Modo de Configuração. equipe deve planejar os passos necessários para esta etapa, mostrando os testes que devem ser efetuados para apresentar um circuito funcionalmente correto. 2. Modo de Segurança qui, devem ser demonstrado o funcionamento do Modo de Segurança. equipe deve planejar os procedimentos adequados para a demonstração do funcionamento correto do circuito. 3. Integração e Teste do circuito completo Nesta etapa, o circuito completo do Verificador de Senhas deverá ser avaliado para se verificar o seu pleno funcionamento. DICS: Para auxiliar a depuração do circuito, especifique sinais extras de teste e depuração (por exemplo, estado atual da unidade de controle). acionamento das chaves do painel de montagens experimentais gera a ocorrência da trepidação ( bounce ) do sinal elétrico. Mostre que isto é tratado no projeto peração do Circuito Nesta etapa, o circuito completo deverá ser avaliado. sequência normal de utilização deverá ser testada pela equipe: inicialmente, uma senha deverá ser cadastrada, e depois, ao menos dois casos, serão analisados (senha válida e senha inválida). uso dos sinais RESET e DESBLQUER também deverão ser levados em conta. i) seguir, o funcionamento do circuito completo deverá ser demonstrado ao professor, de acordo com o Manual do Usuário escrito pela equipe Modificação do Projeto Base j) Uma pequena modificação ou adaptação do projeto base será solicitada. Esta modificação deverá ser implementada tendo como base o circuito projetado pelo grupo. descrição e a documentação desta modificação devem ser incluídas no relatório. Verificador de Senhas (2014) 4
5 3.5. tividades Pós-Laboratório pós a conclusão das atividades programadas, responda as perguntas abaixo: 1. que ocorre no circuito projetado, caso o usuário tente inserir mais de 16 dígitos quando estiver cadastrando uma senha? 2. que ocorre na operação do circuito se o botão B1 (sinal RESET) fosse substituído por uma chave? 3. Como a lógica de bloqueio do circuito em caso de senha errada é implementada no circuito? 4. Como poderia ser implementada a característica de se permitir que o usuário tenha mais uma tentativa para entrar a senha correta? 5. Descreva que modificações seriam necessárias no projeto caso se desejasse a implementação de uma senha padrão de fábrica. (Uma senha padrão de fábrica seria uma segunda senha que permitiria a abertura da trava. Esta senha viria préprogramada no circuito.) 4. VLIÇÃ avaliação do projeto do Verificador de Senhas será realizada considerando o funcionamento correto de cada subsistema e a sua apresentação de maneira convincente pelos alunos ao professor. 5. BIBLIGRFI 1. FREGNI, E. & SRIV,. M. Engenharia do Projeto Lógico Digital: Conceitos e Prática. Editora Edgard Blücher Ltda, MENEZES, Marlim Pereira, ST, L.M., MIDRIKW, E.T. Projeto de Circuitos com Quartus II 9.1. postila de Laboratório Digital PCS-EPUSP. Cadeado Eletrônico. postila de PCS2308. Departamento de Engenharia de Computação e Sistemas Digitais, Escola Politécnica da USP. Edição de PCS-EPUSP. Cofre Digital. postila de PCS2308. Departamento de Engenharia de Computação e Sistemas Digitais, Escola Politécnica da USP. Edição de RNZINI, E.; HRT, E. L.; MIDRIKW, E. T. Projeto de circuitos com MX+PLUS II. postila de Laboratório Digital. Departamento de Engenharia de Computação e Sistemas Digitais, Escola Politécnica da USP TCCI, R. J.; WIDMER, N. S.; MSS, G. L. Digital Systems: principles and applications. 11 th ed., Prentice-Hall, MTERIL DISPNÍVEL Circuitos Integrados TTL 7400, 7404, 7408, 7432, 7474, 7485 (comparador de magnitude), 7486, 74138, (codificador de prioridade), 74151, 74161, 74163, 74175, (memória). Caso seja necessário o uso de outro componente, verifique antes sua disponibilidade no Laboratório Digital. Verificador de Senhas (2014) 5
6 7. EQUIPMENTS NECESSÁRIS 1 painel de montagens experimentais. 1 fonte de alimentação fixa, 5V 5%, 4. 1 osciloscópio digital. 1 multímetro digital. 1 gerador de pulsos. 1 placa de lógica programável MX7-PCS. 1 computador com o programa ltera Quartus II. Histórico de Revisões E.T.M./2002 adaptação E.T.M./2003 revisão e adaptação E.T.M./2004 revisão E.T.M./2006 revisão E.T.M./2010 revisão E.T.M./2012 revisão E.T.M./2013 revisão E.T.M./2014 revisão Verificador de Senhas (2014) 6
Verificador de Senhas
Verificador de Senhas Versão 2012 RESUM Esta experiência consiste no projeto e na implementação de um circuito de controle digital para verificação de códigos de segurança. procedimento de operação deste
Verificador de Senhas
Verificador de Senhas E.T.M./2002 (adaptação) E.T.M./2003 (revisão e adaptação) E.T.M./2004 (revisão) E.T.M./2006 (revisão) ESUM Esta experiência consiste no projeto e na implementação do circuito de controle
CIRCUITO PARA VERIFICAÇÃO DE SENHAS
IUIT P VEIFIÇÃ E SENHS E.T.M./2002 (adaptação) E.T.M./2003 (revisão e adaptação) ESUM Esta experiência consiste no projeto e na implementação do circuito de controle digital para verificação de códigos
Painel Luminoso com LEDs
Painel Luminoso com LEDs Versão 2007 RESUMO Esta experiência consiste no projeto e na implementação do circuito de controle de um painel luminoso composto por LEDs (diodos emissores de luz). Através da
Painel Luminoso com LEDs
Painel Luminoso com LEDs Edson T. Midorikawa/2006 RESUMO Esta experiência consiste no projeto e na implementação do circuito de controle de um painel luminoso composto por LEDs (diodos emissores de luz).
EPUSP PCS 3335 Laboratório Digital A. Um Circuito Digital
Um Circuito Digital Versão 2016 RESUMO Esta experiência tem como objetivo o desenvolvimento de um circuito digital, especificado a partir de um diagrama ASM e um fluxo de dados. A parte prática deve ser
EPUSP PCS 2011 Laboratório Digital GERADOR DE SINAIS
GERADOR DE SINAIS Versão 2015 RESUMO Esta experiência tem como objetivo a familiarização com o problema da conversão de sinais digitalizados em sinais analógicos, o conversor digital-analógico de 8 bits
EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro
Frequencímetro Versão 2014 RESUMO Esta experiência tem como objetivo a familiarização com duas classes de componentes: os contadores e os registradores. Para isto, serão apresentados alguns exemplos de
EPUSP PCS2355 Laboratório Digital SOMADORES DECIMAIS
SOMADORES DECIMAIS Versão 2015 RESUMO Nesta experiência será estudado um circuito aritmético de soma decimal a partir dos somadores binários de 4 bits (por exemplo, o circuito integrado 74283). A parte
CONTROLE DE UM SERVO MOTOR
CONTROLE DE UM SERVO MOTOR Versão 2015 RESUMO Esta experiência tem como objetivo a familiarização e o projeto de um circuito de controle simples de um servo motor. A parte experimental inclui atividades
EPUSP PCS 2011 Laboratório Digital I. Uma ULA Simples
Uma ULA Simples Versão 2015 RESUMO Esta experiência tem como objetivo o desenvolvimento do projeto de uma unidade lógica e aritmética simples que realiza quatro operações sobre dados de quatro bits. OBJETIVOS
EPUSP PCS 2011/2305/2355 Laboratório Digital CALCULADORA SIMPLES
CALCULADORA SIMPLES E.T.M./2003 (revisão e adaptação) E.T.M. e M.D.M./2005 (revisão) RESUMO Esta experiência tem por objetivo a utilização de circuitos integrados de soma binária para o desenvolvimento
EPUSP PCS 2011/2305/2355 Laboratório Digital CALCULADORA SIMPLES
CALCULADORA SIMPLES E.T.M./2003 (revisão e adaptaçào) M.D.M. e E.T.M./2006 (revisão) E.T.M./2008 (revisão) E.T.M./20 (revisão) RESUMO Esta experiência tem por objetivo a utilização de circuitos integrados
EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro
Frequencímetro E.T.M./2005 E.T.M./2006 (revisão) E.T.M./2011 (revisão) RESUMO Esta experiência tem como objetivo a familiarização com duas classes de componentes: os contadores e os registradores. Para
EPUSP PCS 2011/2305/2355 Laboratório Digital. Frequencímetro
Frequencímetro Versão 2012 RESUMO Esta experiência tem como objetivo a familiarização com duas classes de componentes: os contadores e os registradores. Para isto, serão apresentados alguns exemplos de
EPUSP PCS 2011/2305/2355 Laboratório Digital CALCULADORA SIMPLES
CALCULADORA SIMPLES E.T.M./23 (revisão e adaptaçào) M.D.M. e E.T.M. (revisão) E.T.M./28 (revisão) RESUMO Esta experiência tem por objetivo a utilização de circuitos integrados de soma binária para o desenvolvimento
EPUSP PCS 2011 Laboratório Digital I. Uma ULA Simples
Uma ULA Simples Versão 2013 RESUMO Esta experiência tem como objetivo o desenvolvimento do projeto de uma unidade lógica e aritmética simples que realiza quatro operações sobre dados de quatro bits. OBJETIVOS
CALCULADORA SIMPLES COM ULA
CALCULADORA SIMPLES COM ULA Versão 2013 RESUMO 1 Esta experiência tem por objetivo a utilização de circuitos integrados de operações lógicas e aritméticas para o desenvolvimento de circuitos que executam
Montagem, testes, depuração e documentação de circuitos digitais
Montagem, testes, depuração e documentação de circuitos digitais Versão 2012 RESUMO Esta experiência tem como objetivo um contato inicial com técnicas de montagem, teste e depuração de circuitos digitais.
EPUSP PCS 3635 Laboratório Digital I. Trena Digital
Trena Digital Versão 2016 RESUMO Esta experiência tem por objetivo desenvolver uma Trena Digital, ou seja, um circuito digital que realiza a medida de distância para um objeto, usando um sensor ultrassônico
EPUSP PCS 3335 Laboratório Digital A. Trena Digital
Trena Digital Versão 2016 RESUMO Esta experiência tem por objetivo desenvolver uma Trena Digital, ou seja, um circuito digital que realiza a medida de distância para um objeto, usando um sensor ultrassônico
EPUSP PCS 2011 Laboratório Digital GERADOR DE SINAIS
GERADOR DE SINAIS Versão 2013 RESUMO Esta experiência tem como objetivo a familiarização com o problema da conversão de sinais digitalizados em sinais analógicos, o conversor digital-analógico de 8 bits
EPUSP PCS 2011/2305/2355 Laboratório Digital SOMADORES DECIMAIS
SOMADORES DECIMAIS Versão 2012 RESUMO Nesta experiência será estudado um circuito aritmético de soma decimal a partir dos somadores binários de 4 bits (por exemplo, o circuito integrado 74283). A parte
Processador nanopcs-3
Processador nanopcs-3 E.T.M./2011 RESUMO Esta experiência tem por objetivo o projeto do núcleo de um pequeno processador responsável pela execução de operações aritméticas e lógicas e de transferência
Processador nanopcs-4
Processador nanopcs-4 E.T.M./2012 RESUMO Esta experiência tem por objetivo o projeto do núcleo de um pequeno processador responsável pela execução de operações aritméticas e lógicas,de transferência de
EPUSP PCS 3335/3635 Laboratório Digital. Circuito em VHDL
Circuito em VHDL Versão 2017 RESUMO Esta experiência tem como objetivo um contato inicial com o desenvolvimento do projeto de um circuito digital simples em VHDL e sintetizado para uma placa de desenvolvimento
Circuito de Recepção Serial Assíncrona
Circuito de Recepção Serial Assíncrona Versão 2016 RESUMO O objetivo desta experiência é aplicar a metodologia de projeto de circuitos digitais com dispositivos programáveis adotado no Laboratório Digital
CONTROLE PARA SEMÁFOROS DE UM CRUZAMENTO
PARA SEMÁFOROS DE UM CRUZAMENTO Versão 2015 RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do projeto de um circuito de controle das luzes de
EPUSP PCS 2355 Laboratório Digital. Contadores em VHDL
Contadores em VHDL Versão 2012 RESUMO Esta experiência consiste no projeto e implementação de circuitos contadores com o uso da linguagem de descrição de hardware VHDL. São apresentados aspectos básicos
Banco de Registradores
Banco de Registradores Versão 201 RESUMO Esta experiência tem como objetivo o desenvolvimento de um banco de registradores contendo 8 registradores de bits cada. Este circuito deve armazenar um conjunto
EPUSP PCS 2011 Laboratório Digital GERADOR DE SINAIS
GERADOR DE SINAIS Versão 2013 RESUMO Esta experiência tem como objetivo a familiarização com o problema da conversão de sinais digitalizados em sinais analógicos, o conversor digital-analógico de 8 bits
Interface com Sensor Ultrassônico de Distância
Interface com Sensor Ultrassônico de Distância Versão 2016 RESUMO Esta experiência tem por objetivo desenvolver um circuito que realiza a interface com o sensor ultrassônico de distância HC-SR04. A implementação
Sistema de Aquisição de Dados
Sistema de Aquisição de Dados E.T.M./2012 (versão inicial) RESUMO Nesta experiência será desenvolvido o projeto de um sistema de aquisição e armazenamento de dados analógicos em formato digital. O sinal
CONTROLE PARA SEMÁFOROS DE UM CRUZAMENTO
PARA SEMÁFOROS DE UM CRUZAMENTO Versão 2014 RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do projeto de um circuito de controle das luzes de
Unidade Lógica e Aritmética
Unidade Lógica e Aritmética J.L.R.B. e P.S.C./2001 (revisão) E.T.M./2002 (revisão e adaptação) E.T.M./2003 (revisão) E.T.M./2005 (revisão) E.T.M./2008 (revisão) RESUMO Esta experiência tem por objetivo
UTILIZAÇÃO DE CIRCUITOS BIESTÁVEIS
UTILIZAÇÃO DE CIRCUITOS BIESTÁVEIS Versão 2012 RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do projeto de um circuito de controle das luzes
Somadores Binários E.T.M./2005 (revisão)
Somadores Binários E.T.M./2005 (revisão) RESUMO Esta experiência tem por objetivo a familiarização com somadores binários, notadamente os paralelos, que realizam a soma simultânea de todos os bits de dois
CONTROLE PARA SEMÁFOROS DE UM CRUZAMENTO
PARA SEMÁFOROS DE UM CRUZAMENTO Versão 2013 RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do projeto de um circuito de controle das luzes de
Unidade Lógica e Aritmética
Unidade Lógica e Aritmética J.L.R.B. e P.S.C./2001 (revisão) E.T.M./2002 (revisão e adaptação) E.T.M./2003 (revisão) E.T.M./2005 (revisão) E.T.M./2008 (revisão) E.T.M./2011 (revisão) RESUMO Esta experiência
EPUSP PCS 2011 Laboratório Digital GERADOR DE SINAIS
GERADOR DE SINAIS Versão 2014 RESUMO Esta experiência tem como objetivo a familiarização com o problema da conversão de sinais digitalizados em sinais analógicos, o conversor digital-analógico de 8 bits
UTILIZAÇÃO DE CIRCUITOS BIESTÁVEIS
UTILIZAÇÃO DE CIRCUITOS BIESTÁVEIS E.T.M./2006 E.T.M./2008 (revisão) E.T.M./2011 (revisão) RESUMO Esta experiência tem como principal objetivo ilustrar a utilização de circuitos biestáveis, através do
EPUSP PCS 2021/2308/2355 Laboratório Digital GERADOR DE SINAIS
GEADO DE SINAIS E.T.M./2007 (adaptação) ESUMO Esta experiência tem como objetivo a familiarização com o problema da conversão de sinais digitalizados em sinais analógicos, apresentando a memória EPOM 2716
Caracterização de Portas Lógicas
Caracterização de Portas Lógicas Versão 2015 RESUMO Esta experiência tem como objetivo um estudo dos elementos básicos do nosso universo de trabalho, ou seja, as portas lógicas. Para isto serão efetuados
Comunicação Serial Assíncrona
Comunicação Serial Assíncrona Versão 2016 RESUMO O objetivo desta experiência é projetar circuitos digitais para comunicação serial de dados (transmissão de dados) com um terminal de dados, utilizando
EPUSP PCS 2021 Laboratório Digital II. Sistema de Radar
Sistema de Radar Versão 2015 RESUMO Esta experiência tem por objetivo desenvolver um circuito que realiza a detecção de objetos próximo com um sensor ultrassônico de distância e um servo-motor. A implementação
Introdução ao Laboratório Digital
Introdução ao Laboratório Digital Versão 2014 RESUMO Esta experiência tem como objetivo um contato inicial com o Laboratório Digital. Ao final da experiência, os alunos terão conhecimento sobre os procedimentos
Circuito Hierárquico
Circuito Hierárquico Versão 2017 RESUMO Nesta experiência será estudado como organizar o projeto de um sistema digital de forma hierárquico. Uma hierarquia de módulos compõe o projeto, onde cada módulo
Introdução ao Projeto de Sistemas Digitais com Dispositivos Programáveis
Introdução ao Projeto de Sistemas Digitais com Dispositivos Programáveis Versão 2013 RESUMO Nesta experiência será desenvolvido um projeto de sistema digital em um dispositivo programável (FPGA) com a
Introdução ao Projeto de Sistemas Digitais com Dispositivos Programáveis
Introdução ao Projeto de Sistemas Digitais com Dispositivos Programáveis Versão 2012 RESUMO Nesta experiência será apresentada uma metodologia estruturada para projeto de sistemas digitais utilizando FPGAs
Projeto com Linguagens de Descrição de Hardware
Projeto com Linguagens de Descrição de Hardware Versão 2012 RESUMO Esta experiência consiste no projeto e implementação de um circuito digital simples com o uso de uma linguagem de descrição de hardware.
Processador nanopcs-1
Processador nanopcs-1 E.T.M./2002 (adaptação) E.T.M./2003 (revisão) E.T.M./200 (revisão) E.T.M./2006 (revisão) E.T.M./2010 (revisão) E.T.M./2011 (revisão) RESUMO Esta experiência tem por objetivo o projeto
UM PROCESSADOR SIMPLES
UM PROCESSADOR SIMPLES Versão 2013 RESUMO Esta experiência tem como objetivo o desenvolvimento do projeto de um núcleo de um processador simples. Na parte experimental este projeto deverá ser sintetizado
EPUSP PCS 3335 Laboratório Digital A. Introdução ao VHDL
Introdução ao VHDL Versão 2016 RESUMO Esta experiência consiste no estudo de descrições VHDL e no projeto e implementação de um circuito digital simples. São apresentados aspectos básicos da linguagem
Calculadora Simples em VHDL
Calculadora Simples em VHDL Versão 2014 RESUMO Esta experiência consiste no projeto e implementação de um circuito digital simples com o uso de uma linguagem de descrição de hardware. São apresentados
LABORATÓRIO DE ARQUITETURA DE COMPUTADORES PREPARAÇÃO 02: DISPLAY DE 7 SEGMENTOS MICROCONTROLADO
AEVSF Autarquia Educacional do Vale do São Francisco FACAPE Faculdade de Ciências Aplicadas e Sociais de Petrolina Curso de Ciência da Computação LABORATÓRIO DE ARQUITETURA DE COMPUTADORES Prof. Sérgio
CONTROLE DE UM SERVO MOTOR
CONTROLE DE UM SERVO MOTOR Versão 2014 RESUMO Esta experiência tem como objetivo a familiarização e o projeto de um circuito de controle simples de um servo motor. A parte experimental inclui atividades
Departamento de Engenharia Elétrica e de Computação SEL 384 Laboratório de Sistemas Digitais I Profa. Luiza Maria Romeiro Codá PRÁTICA Nº5
Departamento de Engenharia Elétrica e de Computação SEL 384 Laboratório de Sistemas Digitais I Profa. Luiza Maria Romeiro Codá PRÁTICA Nº5 CIRCUITOS SEQUENCIAIS: CONTADORES 1.. Objetivos: Verificar o funcionamento
Multiplicador Binário com Sinal
Multiplicador Binário com Sinal Edson T. Midorikawa/2010 E.T.M./2012 (revisão) RESUMO Nesta experiência será implementado um circuito para multiplicação binária com sinal. Deve ser aplicada a metodologia
Manual de Instalação e Operação PS103
Manual de Instalação e Operação PS103 Rev. 1.0 05/12/14 KSB 1 SUMÁRIO 1. Conexões Elétricas...3 2. Configurações de Usuário...4 3. Configurações de Acionamento...5 4. Configurações de Sensor de porta e
DISPOSITIVO PARA MONTAGENS EXPERIMENTAIS DE CIRCUITOS INTEGRADOS
EPUSP - PCS0/PCS - LABORATÓRIO DIGITAL DISPOSITIVO PARA MONTAGENS EXPERIMENTAIS DE CIRCUITOS INTEGRADOS. INTRODUÇÃO Desde, quando teve inicio uma nova modalidade dentro do Curso de Engenharia Eletrônica
Circuito combinacional
Circuito combinacional É todo circuito cuja saída depende única e exclusivamente das várias combinações das variáveis de entrada. Estudando os circuitos combinacionais podemos entender o funcionamento
Interligação de Terminais com Modem
Interligação de Terminais com Modem Versão 2014 RESUMO O objetivo principal desta experiência é a aplicação de MODEMs, apresentados em experiência anterior, na interligação de terminais de dados localizados
Departamento de Engenharia Elétrica e de Computação SEL 384 Laboratório de Sistemas Digitais I
Departamento de Engenharia Elétrica e de Computação SEL 384 Laboratório de Sistemas Digitais I PRÁTICA Nº10 Dispositivos de Lógica Programável de Complexo (FPGA- Field Programmable Gate Array )- Aplicação
EXPERIÊNCIA 3: INTERFACE COM TECLADO E DISPLAY
EXPERIÊNCIA 3: INTERFACE COM TECLADO E DISPLAY Autores: Prof. Dr. André Riyuiti Hirakawa, Prof. Dr. Paulo Sérgio Cugnasca e Prof. Dr. Carlos Eduardo Cugnasca Versão: 05/2005 1. OBJETIVO Esta experiência
EPUSP PCS 2021/2308/2355 Laboratório Digital VOLTÍMETRO DIGITAL
VOLTÍMETRO DIGITAL Versão 2014 RESUMO Esta experiência tem o objetivo de apresentar o processo de conversão de sinais analógicos para valores digitais. Para isto são apresentadas algumas técnicas de conversão
Módulo de Cristal Líquido LCD
Módulo de Cristal Líquido LCD 1 Introdução Os módulos LCD são interfaces de saída muito utilizadas em sistemas microprocessados e microcontrolados. Estes módulos podem ser gráficos e alfanuméricos. Os
EXPERIÊNCIA 6 CIRCUITOS CODIFICADORES E DECODIFICADORES
MEC UTFPR-CT DAELT CURSO: ENGENHARIA INDUSTRIAL ELÉTRICA DISCIPLINA: ELETRÔNICA DIGITAL PROF.: EXPERIÊNCIA 6 CIRCUITOS CODIFICADORES E DECODIFICADORES 1 DATA REALIZAÇÃO: DATA ENTREGA: ALUNOS: e e Planejamento:
EXPERIÊNCIA 4: IMPLEMENTAÇÃO DE UM CRONÔMETRO
EXPERIÊNCIA 4: IMPLEMENTAÇÃO DE UM CRONÔMETRO Autores: Prof. Dr. André Riyuiti Hirakawa, Prof. Dr. Carlos Eduardo Cugnasca e Prof. Dr. Paulo Sérgio Cugnasca Versão 1.0-05/2005 1. OBJETIVO Esta experiência
Manual do Usuário X8 Dispositivo de Controle de Acesso
Manual do Usuário X8 Dispositivo de Controle de Acesso Versão 1. 1 Sumário 1. Equipamento X8... 4 1.1 Sinalização de Programação:... 4 1.2 Sinalização de Verificação:... 4 1.3 Configurações de Fábrica:...
MULTIPLEX E DEMULTIPLEX
MULTIPLEX E DEMULTIPLEX MULTIPLEX E DEMULTIPLEX Os circuitos de multiplex e demultiplex são largamente utilizados na transmissão de dados, tendo vasta aplicação em telefonia. Os multiplexadores caracterizam-se
INTRODUÇÃO. Ao decorrer desse documento serão descritas as instruções para instalação e uso do equipamento. Henry Equipamentos e Sistemas Ltda.
INTRODUÇÃO O Acesso Light Black é a tecnologia ideal para o controle de acesso da sua empresa, de fácil instalação e configuração, o equipamento trabalha em modo Stand Alone, sem a necessidade de estar
Controlador de Acesso CM3 - DIMEP
Controlador de Acesso CM3 - DIMEP Número do Artigo: 1018 Classificação: Não classificado Última Atualização: Thu, Nov 3, 2016 9:46 AM Controlador de Acesso CM3 - DIMEP 1. FINALIDADE As orientações a seguir
Projeto de Semáforo com Display Digital Regressivo
UNIVERSIDADE ESTADUAL DE FEIRA DE SANTANA LOURIVAL OLIVEIRA DA SILVA Projeto de Semáforo com Display Digital Regressivo Feira de Santana, 30 de março de 2004 UNIVERSIDADE ESTADUAL DE FEIRA DE SANTANA LOURIVAL
Departamento de Engenharia Elétrica e de Computação SEL 384 Laboratório de Sistemas Digitais I Profa. Luiza Maria Romeiro Codá PRÁTICA Nº 4:
Departamento de Engenharia Elétrica e de Computação SEL 384 Laboratório de Sistemas Digitais I Profa. Luiza Maria Romeiro Codá PRÁTICA Nº 4: Circuitos combinacionais: somador completo e decodificador BCD
Atualização de firmware/software CIE [11/07/2018] - Versão 2.0.6
Atualização de firmware/software CIE [12/04/2019] - Versão 3.0.2 São José, 12 de abril de 2019 Lançada em 12/04/2019 Versão 3.0.2 (Firmware)» Implementação do modo de pré alarme, função que faz a confirmação
Presys Instrumentos e Sistemas
Versão Especial - 3 entradas de RTD com faixa até 400 ºC. Corrente de excitação de 2mA. Em burn-out, alarme de TRIP (configurável) não é acionado. 3 saídas de retransmissão. Solicitante Responsável: Depto.:
