Arquitectura de Computadores

Documentos relacionados
Arquitectura de Computadores

Sistemas de Entrada e Saídas

Sistemas de Memória I

MICROPROCESSADORES. Unidade de Entrada/Saída (I/O) Nuno Cavaco Gomes Horta. Universidade Técnica de Lisboa / Instituto Superior Técnico

Arquitectura de Computadores MEEC (2013/14 2º Sem.)

Arquitectura de Computadores MEEC (2013/14 2º Sem.)

Arquitectura de Computadores

Sistemas de Entrada e Saídas III

Sistemas Digitais e Arquitectura de Computadores (SDAC) 12º ano

Dispositivos de Entrada e Saída

Sistemas de Memória II

Aula 09. Módulos de Entrada e Saída

Dispositivos de Entrada e Saída

Sistemas Digitais (SD) Memórias

Dr. Joaquim de Carvalho Figueira da Foz

Escola Secundária de Emídio Navarro

Arquitetura de Um Computador

FCA - Editora de Informática xv

Arquitectura de Computadores

CPU DE 8 BITS primeiro microprocessador evolução rápida, com a consolidação dos processadores de 8 bits

Escola Secundária de Emídio Navarro

Barramentos: interface e temporização

2.º Teste de Introdução à Arquitetura de Computadores IST LEIC-Taguspark 1.º Semestre 2014/2015 Duração: 60 minutos 16 dezembro 2014

Escola Secundária de Emídio Navarro

Nome: N.º Ano: Turma: Turno: Responde às seguintes questões 1. Qual o primeiro nome do computador à base de transístores?

Escola Secundária de Emídio Navarro

Dr. Joaquim de Carvalho

Módulo 3 - Estrutura e configuração de Sistemas Operativos monoposto

Periféricos possuem características diferentes. Periféricos são mais lentos que UCP e Memória Necessita-se de módulos de Entrada/Saída

2.1 Circuitos electrónicos analógicos Circuitos electrónicos digitais...29

1 REPRESENTAÇÃO DIGITAL DE INFORMAÇÃO Bases de Numeração Representação de Números em Base 2 5

RESOLUÇÃO. Identifique todas as folhas! Não escreva nada fora dos rectângulos

Montagem e Manutenção de Computadores

COMPUTADORES PC 20/9/2010 CRONOGRAMA INFORMÁTICA PREF. MUNICIPAL DE JAGUARÃO - RS O COMPUTADOR, INDEPENDENTE DO TIPO: MAINFRAME NOTEBOOK PALMTOP

FundamentosemInformática

Notas da Aula 14 - Fundamentos de Sistemas Operacionais

Arquitetura de Computadores Unidade 2 Organização Funcional dos Sistemas de Computação tópico 2.3 Subsistemas de E/S

Computação L. Apresentação da Disciplina e Conceitos Básicos de Computadores

Tecnologias. de Informação e Comunicação. 7ºAno. 1.º Período. Aula 5, 6. 1 Magda Lopes

Repescagem - 2.º Teste de Introdução à Arquitetura de Computadores 1.º Semestre 2014/2015 Duração: 60 minutos 16 janeiro 2015

PCS-2529 Introdução aos Processadores. Prof. Dr. Paulo Sérgio Cugnasca

FUNDAMENTOS DA PROGRAMAÇÃO DE COMPUTADORES O SISTEMA DE COMPUTAÇÃO

Fundamentos de Sistemas Operacionais

Dispositivos de Entrada e Saída

Organização de Computadores

Arquitetura de Microprocessadores

Organização e Arquitetura de Computadores I

SSC0611 Arquitetura de Computadores

Sistemas Digitais e Arquitectura de Computadores

Arquitetura de Microprocessadores

Arquitectura de Computadores

MICROCOMPUTADORES. Professor Adão de Melo Neto

Organização de Computadores

Dicionário de informática

16/8/2010. A arquitetura de um sistema computacional representa o modelo da organização e funcionamento de um sistema de processamento

Instalação e Manutenção de Computadores Sandra Silva

William Stallings Arquitetura e Organização de Computadores 8 a Edição

Entrada e Saída e Dispositivos

Hardware: Componentes Básicos. Sistema de Computador Pessoal. Anatomia de um Teclado. Estrutura do Computador. Arquitetura e Organização

-Periféricos -Dispositivos de Entrada/Saída - Unidade de medida. Gustavo Catarino da Costa Wilson Coelho Neto Paulo Wesley Fogaça

INTRODUÇÃO À ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES. Função e Estrutura. Introdução Organização e Arquitetura. Organização e Arquitetura

Tecnologias da Informação e da Comunicação

Problemas com Entrada e Saída

Introdução à Ciência da Computação

Sistemas de Entrada e Saída

Transcrição:

Arquitectura de Computadores Sistema de Entradas e Saídas (14.1 e 14.2) José onteiro Licenciatura em Engenharia Informática e de Computadores Departamento de Engenharia Informática (DEI) Instituto Superior Técnico 21 de aio, 2009 José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 1 / 15

Sumário da Aula diversidade de periféricos interfaces organização dos periféricos comunicação paralela vs comunicação série José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 2 / 15

Dispositivos de Entrada / Saída grande variedade de dispositivos características muito díspares largura de banda tempos de resposta formato de dados Como conciliar com sistema computacional? José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 3 / 15

Dispositivos de Entradas/Saídas Periférico Tipo Parceiro LB (kb/s) Teclado Entrada Humano 0,01 Rato Entrada Humano 0,02 Impressora ecânica Saída Humano 1,00 Floppy Entrada/Saída áquina 50,00 Impressora Laser Saída Humano 100,00 Voz Entrada/Saída Humano 500,00 Disco Óptico Entrada/Saída áquina 500,00 Disco agnético Entrada/Saída áquina 5.000,00 Rede Entrada/Saída áquina 1.000,00 Placa gráfica Saída Humano 30.000,00 José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 4 / 15

Interface para Dispositivos de Entrada/Saída Processador Barramento de endereços Barramento de dados Barramento de controlo emória Interface Interface... Interface Periférico Periférico Periférico José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 5 / 15

Controladores de Entrada/Saída Barramento de endereços Barramento de dados Barramento de controlo Descodificação de endereços... Registos Controlo Comunicação com o periférico José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 6 / 15

Ciclos de Leitura e Escrita Relógio 10ns T1 T2 T3 T0 T1 em Enable Read / Write Endereços Endereços válidos Dados Válidos Tempo de acesso = 25 ns 10ns T1 T2 T3 T0 T1 Relógio em Enable Read / Write Endereços Dados Endereços válidos Dados Tempo de acesso = 25 ns José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 7 / 15

apas de emória uitas vezes, o espaço de memória está fragmentado e/ou utiliza diferentes tipos de memórias. FFFFFh RA UCP 20 em Read em Enable Dados Endereços A15 A0 8 8 16 16 R/W CS RA DATA ADDR F0000h 1FFFFh 10000h 07FFFh 00000h... RA... RO A19 A16 4 Descodificador EN... 15 1 0 A15 8 16 8 15 R/W CS RA DATA ADDR CS RO DATA ADDR José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 8 / 15

Descodificação de Portos Barramento de endereços Barramento de dados Barramento de controlo Descodificação Externa... A i a A n-1 A 0 a A i-1 En Descodificação Interna 0 n-1... Interface A Controlo Escrita... Interface X Leitura... OEn Porto 0 Porto n-1 Periférico X Periférico A José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 9 / 15

Organização do Sistema de Entradas/Saídas. emória E/S Independent-IO José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 10 / 15

Organização do Sistema de Entradas/Saídas. emória. emória E/S E/S Independent-IO emory-mapped IO José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 10 / 15

Organização do Sistema de Entradas/Saídas Independent-IO implica instruções (IN e OUT) e sinais de controlo (IOR / IOW) específicos para aceder aos dispositivos separação clara no acesso à memória e ao sistema de entradas/saídas todo o espaço de endereçamento disponível para aceder à memória emory-mapped IO qualquer instrução de acesso à memória pode aceder a dispositivos de entrada / saída José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 11 / 15

Exemplo de Periféricos: Teclado D e s c o d ux 3 x 3 Interface 8 interrupção scan code y José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 12 / 15

Exemplo de Periféricos: onitor Placa Gráfica UCP emória modo texto RO caracteres ASCII onitor emória modo gráfico Gerador varrimento monitor RGB... José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 13 / 15

Exemplo de Periféricos: Disco Disco Rígido Cilindro Pista Sector José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 14 / 15

Comunicação Série e Paralela Comunicação Paralela: vários bit são enviados simultaneamente. Comunicação Série: apenas um bit é enviado de cada vez. José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 15 / 15

Comunicação Série e Paralela Comunicação Paralela: vários bit são enviados simultaneamente. Comunicação Série: apenas um bit é enviado de cada vez. Vantagens da comunicação série face à comunicação paralela: José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 15 / 15

Comunicação Série e Paralela Comunicação Paralela: vários bit são enviados simultaneamente. Comunicação Série: apenas um bit é enviado de cada vez. Vantagens da comunicação série face à comunicação paralela: mais barato! permite ligação através de redes de comunicação existentes (ie, rede telefónica) evita problemas de sincronização entre as diferentes linhas de dados José onteiro (DEI / IST) Arquitectura de Computadores 2009-05-21 15 / 15